首页 | 官方网站   微博 | 高级检索  
     

时延约束下快速门级双电压分配算法
引用本文:涂凤娥,夏银水,储著飞,王伦耀.时延约束下快速门级双电压分配算法[J].计算机工程与应用,2015(11).
作者姓名:涂凤娥  夏银水  储著飞  王伦耀
作者单位:宁波大学 信息科学与工程学院,浙江 宁波,315211
基金项目:国家自然科学基金重点项目(No.61131001);教育部博士点基金(No.20113305110001);宁波市自然科学基金(No.2013A610003);浙江省教育厅科研项目(No.Y201016754)。
摘    要:针对门级电压分配算法速度慢的问题,提出了一种时延约束下基于门分组的双电压分配算法。通过门工作在低、高电压下的延时差与时延裕量的比较,将门分为高电压门组和低电压门组;针对违反时延约束的关键路径上的低电压门(称为关键低电压门),采用最小割法逐渐升高其电压至电路满足时延约束。通过对ISCAS’85标准电路测试的实验结果表明,与已发表的算法比较,不但功耗有一定改进,且算法速度快。

关 键 词:分组  最小割  时延裕量  双电压分配

Fast gate level dual-voltage assignment algorithm under timing con-straints
TU Feng’e,XIA Yinshui,CHU Zhufei,WANG Lunyao.Fast gate level dual-voltage assignment algorithm under timing con-straints[J].Computer Engineering and Applications,2015(11).
Authors:TU Feng’e  XIA Yinshui  CHU Zhufei  WANG Lunyao
Abstract:
Keywords:grouping  min-cut  timing slack  dual-voltage assignment
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号