基于PCIe总线的数据采集卡设计与实现 |
| |
引用本文: | 肖明国,董明利,刘锋,娄小平,祝连庆.基于PCIe总线的数据采集卡设计与实现[J].计算机测量与控制,2016,24(3):252-254, 266. |
| |
作者姓名: | 肖明国 董明利 刘锋 娄小平 祝连庆 |
| |
作者单位: | 北京信息科技大学 光电测试技术北京市重点实验室, 北京 100192,北京信息科技大学 光电测试技术北京市重点实验室, 北京 100192 ;生物医学检测技术及仪器 北京实验室, 北京 100192,北京信息科技大学 光电测试技术北京市重点实验室, 北京 100192 ;生物医学检测技术及仪器 北京实验室, 北京 100192,北京信息科技大学 光电测试技术北京市重点实验室, 北京 100192 ;生物医学检测技术及仪器 北京实验室, 北京 100192,北京信息科技大学 光电测试技术北京市重点实验室, 北京 100192 ;生物医学检测技术及仪器 北京实验室, 北京 100192 |
| |
基金项目: | 北京市属高等学校创新团队建设与教师职业发展计划项目(IDHT20130518);教育部长江学者和创新团队发展计划(IRT1212);北京市教委科研计划项目(KM201511232006)。 |
| |
摘 要: | 为了实现对多路高速光信号采集,利用FPGA设计基于PCIe总线的数据采集系统;对PCIe总线低速Slave通道与高速DMA通道的关键算法进行了研究;首先,介绍了数据采集卡的硬件构成及基本工作原理,提出了PCIe总线算法需要解决的数据传输问题;然后,分析数据采集卡PCIe总线低速Slave通道和高速DMA通道原理以及实现的关键算法;通过Modelsim和SignalTap工具分别对数据传输算法进行功能验证和在线仿真;最后,将设计数据采集卡互联PCIe上位机进行实际测试;实验结果表明,本设计PCIe总线采用X4接口模式,数据传输系统的数据上传峰值速率为615.38 MB/s,可以满足稳定可靠、高带宽、模块化等要求。
|
关 键 词: | PCIe总线 数据采集卡 FPGA 高速数据传输 |
收稿时间: | 2015/10/12 0:00:00 |
修稿时间: | 2015/11/6 0:00:00 |
|
| 点击此处可从《计算机测量与控制》浏览原始摘要信息 |
|
点击此处可从《计算机测量与控制》下载全文 |
|