首页 | 官方网站   微博 | 高级检索  
     

可伸缩双域Montgomery乘法器的优化设计与实现
引用本文:秦帆,戴紫彬.可伸缩双域Montgomery乘法器的优化设计与实现[J].电子技术应用,2009,35(6).
作者姓名:秦帆  戴紫彬
作者单位:解放军信息工程大学,电子技术学院,河南,郑州,450004
摘    要:模乘运算是公钥密码算法中的关键运算,本文基于全字运算的Montgomery模乘算法,设计了具有可伸缩硬件结构的模乘器。该模乘器可以基于固定的数据路径宽度对任意长度的数据进行运算,并且能够支持两个有限域上的运算。最后用Verilog硬件描述语言对该乘法器的硬件结构进行代码设计,并用Synopsys公司的Design Complier在Artisan SIMC 0.18μm typical工艺库下综合。实验结果表明,相对于其他模乘器设计,本文设计具有较高的时钟频率,并且由于大大减少了运算所需的时钟周期数,模乘运算速度较快。

关 键 词:公钥密码  Montgomery模乘  双有限域  可伸缩结构  ASIC

An optimized scalable and unified hardware architecture of Montgomery multiplier
QIN Fan,DAI Zi Bin.An optimized scalable and unified hardware architecture of Montgomery multiplier[J].Application of Electronic Technique,2009,35(6).
Authors:QIN Fan  DAI Zi Bin
Abstract:Modular multiplication is the core operation of PKC(public key cryptography). Based on the full-word Montgomery multiplication algorithm, a scalable and unified modular multiplier is proposed, which can work with any precision of the operands and work in both prime and binary fields. It is captured in Verilog and synthesized under 0.18 μm CMOS technology. The result indicates that this work can achieve high clock frequency and perform efficiently than other works, as the clock numbers are reduced greatly.
Keywords:ASIC
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号