首页 | 官方网站   微博 | 高级检索  
     

采用FPGA实现合并单元同步采样的方案
引用本文:晏玲,李伟,曹津平.采用FPGA实现合并单元同步采样的方案[J].电力自动化设备,2010,30(10).
作者姓名:晏玲  李伟  曹津平
作者单位:1. 富阳市供电局,浙江,富阳,311400
2. 华北电网有限公司,北京,100053
3. 北京四方继保自动化股份有限公司,北京,100085
摘    要:为了提高数字化变电站模拟量采集的同步精度,提出一种利用现场可编程门阵列(FPGA)实现合并单元(MU)同步采样的方案。通过分析同步误差产生的原因,指出MU内部晶振误差是造成同步性能不确定的主要原因。根据MU同步采样的要求,将秒脉冲(PPS)接收和处理的过程分为2个功能模块:PPS的接收和等间隔采样,通过准确捕捉PPS脉冲沿和精确划分采样间隔来提高同步采样精度,并利用FPGA芯片的特点,对每个步骤分别进行补偿和处理,将其误差控制在一定的范围内。实验证明该方案能使MU同步精度达到1μs。

关 键 词:合并单元  现场可编程门阵列  秒脉冲  同步  短期稳定度  

Synchronized sampling of merging unit with FPGA
YAN Ling,LI Wei,CAO Jinping.Synchronized sampling of merging unit with FPGA[J].Electric Power Automation Equipment,2010,30(10).
Authors:YAN Ling  LI Wei  CAO Jinping
Affiliation:YAN Ling1,LI Wei2,CAO Jinping3(1.Fuyang Power Supply Bureau,Fuyang 311400,China,2.North China Power Grid Co.,Ltd.,Beijing 100053,3.Beijing Sifang Automation Co.,Beijing 100085,China)
Abstract:A synchronized sampling scheme of MU(Merging Unit) with FPGA(Field Programmable Gate Array) is proposed to improve the synchronization precision of analog sampling for digital substation.Analysis shows that the synchronization error is mainly caused by the crystal oscillator of MU.According to the requirement of MU synchronized sampling,the reception and processing of PPS(Pulse Per Second) is realized separately in two function modules:the PPS reception and the equal-interval sampling,which precisely detect...
Keywords:merging unit  FPGA  PPS  synchronization  short term stability  
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《电力自动化设备》浏览原始摘要信息
点击此处可从《电力自动化设备》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号