首页 | 官方网站   微博 | 高级检索  
     

基于SoC的实时信号处理系统中存储系统的容错设计
引用本文:洪涛,韩承德,李栋.基于SoC的实时信号处理系统中存储系统的容错设计[J].计算机应用研究,2006,23(1):190-192.
作者姓名:洪涛  韩承德  李栋
作者单位:中国科学院,计算技术研究所,北京,100080;中国科学院,研究生院,北京,100049;中国科学院,计算技术研究所,北京,100080
摘    要:在基于SoC(System on Chip)技术的实时信号处理系统中,设计了全新的具有容错纠错自适应的二级冗余体系结构的存储系统,对新系统的可靠性进行了量化分析。在较小代价下,新系统的可靠性有显著的提高。

关 键 词:SoC  EDAC  DDR存储系统  实时信号处理系统  容错纠错自适应  二级冗余
文章编号:1001-3695(2006)01-0190-03
收稿时间:2005-01-26
修稿时间:2005-03-24

Fault-Tolerant Memory System Design in SoC Real-time Digital Signal Processing System
HONG Tao,HAN Cheng-de,LI Dong.Fault-Tolerant Memory System Design in SoC Real-time Digital Signal Processing System[J].Application Research of Computers,2006,23(1):190-192.
Authors:HONG Tao  HAN Cheng-de  LI Dong
Affiliation:(1.Institute of Computing Technology,Chinese Academy of Sciences,Beijing 100080,China;2.Graduate School,Chinese Academy of Sciences,Beijing 100049,China)
Abstract:In the real-time digital signal processing system based on SoC(System on Chip),a new self-adaptive two-level redundancy fault-tolerant memory system is designed.The reliability of the whole memory is significantly enhanced.
Keywords:SoC  EDAC
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机应用研究》浏览原始摘要信息
点击此处可从《计算机应用研究》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号