基于0.18µm CMOS工艺的高阶单环∑△ADC以及降采样数字滤波器的设计 |
| |
引用本文: | 李迪,杨银堂,石立春,吴笑峰.基于0.18µm CMOS工艺的高阶单环∑△ADC以及降采样数字滤波器的设计[J].半导体学报,2009,30(10):105007-6. |
| |
作者姓名: | 李迪 杨银堂 石立春 吴笑峰 |
| |
作者单位: | School of Microelectronics, Xidian University, Xi’an 710071, China;School of Microelectronics, Xidian University, Xi’an 710071, China;School of Microelectronics, Xidian University, Xi’an 710071, China;School of Microelectronics, Xidian University, Xi’an 710071, China |
| |
基金项目: | 国家杰出青年科学基金(60725415) |
| |
摘 要: | 设计了一个过采样、高阶一位单环∑△模数转换器以及后级降采样数字滤波器。整个芯片采用TSMC 0.18µm CMOS工艺实现,芯片面积1mm×2mm,功耗为56mW。 调制器采用1.8V全差分电路结构,在过采样率64,时钟频率81.92MHz,640kHz带宽内,实测精度达到了15.32位,动态范围94dB。降采样数字滤波器的通带波纹小于0.01dB,阻带衰减75dB,过渡带为640kHz-740kHz。
|
关 键 词: | 过采样模数转换器 ∑△调制器 降采样滤波器 开关电容 |
收稿时间: | 3/28/2009 4:33:58 PM |
修稿时间: | 5/24/2009 1:37:22 PM |
|
| 点击此处可从《半导体学报》浏览原始摘要信息 |
|
点击此处可从《半导体学报》下载全文 |
|