首页 | 官方网站   微博 | 高级检索  
     

一种缩短共享存储访问时延的优化仲裁技术*
引用本文:关娜,李康,马佩军,武颖奇.一种缩短共享存储访问时延的优化仲裁技术*[J].计算机应用研究,2010,27(4):1391-1393.
作者姓名:关娜  李康  马佩军  武颖奇
作者单位:西安电子科技大学,微电子学院,宽禁带半导体材料与器件重点实验室,西安,710071
基金项目:国家自然科学基金资助项目(60506020);陕西省科技厅自然科学基础研究计划资助项目(SJ08-ZT13)
摘    要:提出一种提高访问性能的优先级仲裁策略,按照不同类型的内存访问优先级进行分层仲裁,并通过隐藏bank预充电时延提高了内存访问效率。本方法应用于网络处理器(XD-NP)的可配置SDRAM控制器的设计中,并在FPGA平台上进行了验证,结果表明,采用延时隐藏策略的SDRAM控制器性能提升最大可达40%以上,改善明显。

关 键 词:多处理器片上系统    优先级仲裁    内存访问    时延隐藏

Optimization arbiter technique of reducing latency in sharing memory access SOC
GUAN N,LI Kang,MA Pei-jun,WU Ying-qi.Optimization arbiter technique of reducing latency in sharing memory access SOC[J].Application Research of Computers,2010,27(4):1391-1393.
Authors:GUAN N  LI Kang  MA Pei-jun  WU Ying-qi
Affiliation:State Key Laboratory of Wide Band-Gap Semiconductor Materials & Devices/a>;School of Microelectronics/a>;Xidian University/a>;Xi'an 710071/a>;China
Abstract:This paper presented an optimization stratified arbitration policy to enhance the performance of SOC, accomplished arbitration according to different kinds of priority level, and improved memory access efficiency by using time-hiding techniques. This method was applied to configurable SDRAM in network processor and FPGA platform.The validation results show the speed and performance of memory access can be improved significantly up to 40%.
Keywords:multi-processor SOC    priority arbitration    memory access    time-hiding
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《计算机应用研究》浏览原始摘要信息
点击此处可从《计算机应用研究》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号