首页 | 官方网站   微博 | 高级检索  
     

复用NoC测试SoC内嵌IP芯核的测试规划研究
引用本文:赵建武,师奕兵,王志刚.复用NoC测试SoC内嵌IP芯核的测试规划研究[J].计算机工程与应用,2010,46(15):60-63.
作者姓名:赵建武  师奕兵  王志刚
作者单位:电子科技大学 自动化工程学院,成都 610054
基金项目:国家教育部新世纪人才支持计划No.NCET-05-0804~~
摘    要:测试规划是SoC芯片测试中需要解决的一个重要问题。一种复用片上网络测试内嵌IP芯核的测试规划方法被用于限制测试模式下SoC芯片功耗不超出最大芯片功耗范围,消除测试资源共享所引起的冲突,达到减小测试时间的目的。提出了支持测试规划的无拥塞路由算法和测试扫描链优化配置方法。使用VHDL硬件描述语言实现了在FPGA芯片中可综合的二维Mesh片上网络测试平台,用于片上网络性能参数、路由算法以及基于片上网络的SoC芯片测试方法的分析评估。

关 键 词:片上网络  微系统芯片  内嵌IP芯核  测试规划  
收稿时间:2009-3-17
修稿时间:2009-5-14  

Research on test scheduling for SoC embedded IP cores based on reuse of network-on-chip
ZHAO Jian-wu,SHI Yi-bing,WANG Zhi-gang.Research on test scheduling for SoC embedded IP cores based on reuse of network-on-chip[J].Computer Engineering and Applications,2010,46(15):60-63.
Authors:ZHAO Jian-wu  SHI Yi-bing  WANG Zhi-gang
Affiliation:School of Automation Engineering,University of Electronic Science and Technology of China,Chengdu 610054,China
Abstract:One of the main problems for the test of an SoC is the test scheduling.In the paper,a test scheduling method of NoC-based SoC is used to minimize test time while addressing resource conflicts between shared test resources and power dissipation constraints.Both the routing algorithm and the test access chains optimal algorithm are developed to support the test scheduling.A 2D mesh topological NoC is described by using VHDL while being implemented in FPGA.The NoC test platform is developed to analyze the NoC ...
Keywords:network-on-chips  System-on-Chip  embedded IP cores  test scheduling
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机工程与应用》浏览原始摘要信息
点击此处可从《计算机工程与应用》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号