首页 | 官方网站   微博 | 高级检索  
     

基于LPC总线的FPGA高速初始化配置系统设计
引用本文:肖金球,刘传洋,冯翼,仲嘉霖.基于LPC总线的FPGA高速初始化配置系统设计[J].计算机工程,2005,31(13):176-178.
作者姓名:肖金球  刘传洋  冯翼  仲嘉霖
作者单位:苏州科技大学电子与信息工程系,苏州,215011;苏州科技大学电子与信息工程系,苏州,215011;苏州科技大学电子与信息工程系,苏州,215011;苏州科技大学电子与信息工程系,苏州,215011
基金项目:江苏省高校高新技术基金资助项目(030420601)
摘    要:介绍了一种FPGA初始化配置的方法。根据FPGA配置的基本原理,基于LPC总线协议,采用CPLD Super-Flash模式。以高速Flash芯片49LF008A作为配置数据的存储器件,对CPLD器件XC95144编程产生实现初始化配置的时序逻辑,并实现LPC总线接口控制功能。设计出的基于LPC总线的配置电路,由于采用从并模式和存储芯片的高速读取,使得FPGA初始化配置速度得到极大提高,配置电路得到简化,同时实现配置系统成本降低的外在需求。

关 键 词:现场可编程门阵列  初始化配置  LPC总线  高速
文章编号:1000-3428(2005)13-0176-03

Design of FPGA Initialization Configure System at High Speed with LPC Bus
Xiao Jinqiu,LIU Chuanyang,FENG Yi,ZHONG Jialin.Design of FPGA Initialization Configure System at High Speed with LPC Bus[J].Computer Engineering,2005,31(13):176-178.
Authors:Xiao Jinqiu  LIU Chuanyang  FENG Yi  ZHONG Jialin
Abstract:
Keywords:Field programmable gate array(FPGA)  Initialization configure  LPC bus  High speed
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号