首页 | 官方网站   微博 | 高级检索  
     

基于FPGA组的ASIC验证原型系统和逻辑分割算法的研究与实现
引用本文:夏飞,刘光明.基于FPGA组的ASIC验证原型系统和逻辑分割算法的研究与实现[J].计算机工程与科学,2006,28(9):83-87.
作者姓名:夏飞  刘光明
作者单位:国防科技大学计算机学院,湖南,长沙,410073
摘    要:随着ASIC设计规模的增长和问题复杂度的增加,传统的逻辑验证方法已难以满足应用的要求。基于FPGA组的验证方法能有效缩短系统的开发周期,可提供更快、更彻底的验证,更能满足逻辑验证的需要。本文对验证系统的可配置互连结构和ASIC逻辑分割算法进行了研究,提出了相应的实现方法。

关 键 词:FPGA组  ASIC验证  可配置原型  分割算法
文章编号:1007-130X(2006)09-0083-05
修稿时间:2005年9月8日

Research and Implementation of the ASIC Verification Prototype and Logic Partitioning Algorithms Based on FPGAs
XIA Fei,LIU Guang-ming.Research and Implementation of the ASIC Verification Prototype and Logic Partitioning Algorithms Based on FPGAs[J].Computer Engineering & Science,2006,28(9):83-87.
Authors:XIA Fei  LIU Guang-ming
Abstract:With the rapid growth of the ASIC design size and complexity,traditional verification approaches can hardly meet the emerging requirements.A new ASIC verification approach based on FPGAs can shorten the development cycle efficiently,implement verification more quickly and completely and satisfy the requirements of ASIC verification better.This paper discusses the reconfigurable interconnection structure of prototype systems,presents a partitioning algorithm,and gives the corresponding implementation.
Keywords:multiple FPGAs  ASIC verification  reconfigurable prototype  partitioning algorithm  
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机工程与科学》浏览原始摘要信息
点击此处可从《计算机工程与科学》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号