首页 | 官方网站   微博 | 高级检索  
     

基于场的寄生电容并行提取方法
引用本文:孙世磊,薛金涛,王高峰,姬晓辉.基于场的寄生电容并行提取方法[J].武汉大学学报(工学版),2008,41(2):103-107.
作者姓名:孙世磊  薛金涛  王高峰  姬晓辉
作者单位:1. 武汉大学计算机学院,湖北,武汉,430072;武汉大学微电子与信息技术研究院,湖北,武汉,430072
2. 复旦大学微电子国家重点实验室,上海,200433
3. 武汉大学微电子与信息技术研究院,湖北,武汉,430072
4. 武汉大学经济与管理学院,湖北,武汉,430072
摘    要:在集成电路版图寄生参数提取中,基于场的方法虽然能够提供更为精确的结果,却由于时间及空间复杂度等问题无法直接应用于复杂互连线网络参数提取.针对这一问题对复杂导体进行切分,并结合分治法和并行计算技术加速参数提取,解决由于互连线网络过于庞大引起基于场的提取引擎失效的问题,并能够提供较精确的分布式参数.

关 键 词:集成电路  电容  寄生参数  并行计算
文章编号:1671-8844(2008)02-0103-04
修稿时间:2007年11月30

Parallel method for field-based IC parasitic capacitance extraction
SUN Shilei,XUE Jintao,WANG Gaofeng,JI Xiaohui.Parallel method for field-based IC parasitic capacitance extraction[J].Engineering Journal of Wuhan University,2008,41(2):103-107.
Authors:SUN Shilei  XUE Jintao  WANG Gaofeng  JI Xiaohui
Abstract:In integrated circuit(IC) layout parasitic extraction,field-based methods can provide more sophisticated result;but it can not be employed directly in complex interconnect parasitic extraction due to time and space complexity issues.In this paper,complex conductor is divided into segments;and the extraction is accelerated by dividing-and-conquering and parallel computation method.By virtue of this technique,the slowdown of the field-based solver caused by large-scale interconnect networks can be overcome.Moreover,this new approach is able to provide more accurate distributed parameters.
Keywords:integrated circuit  capacitance  parasitic extraction  parallel computing
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号