首页 | 官方网站   微博 | 高级检索  
     

基于FPGA的高速实时数据采集系统设计
引用本文:皮代军,张海勇,叶显阳,秦水介.基于FPGA的高速实时数据采集系统设计[J].现代电子技术,2009,32(6).
作者姓名:皮代军  张海勇  叶显阳  秦水介
作者单位:贵州大学,光电子技术及应用重点实验室,贵州,贵阳,550025
摘    要:设计一款基于FPGA的高速实时数据采集系统,该系统采用FPGA作为控制器,主要完成通道选择控制及增益设置、A/D转换控制、数据缓冲异步FIFO三部分功能.系统采用Verilog HDL语言,通过软件编程控制硬件实现通道的选择和可编程增益放大器放大倍数的设置,利用FPGA内部自带的RAM设计16位的FIFO,实现数据的缓冲存储.这种基于FPGA的同步采集、实时读取采集数据的方案,可以提高系统采集和传输速度.系统的仿真验证结果显示,所设计的高速实时数据采集系统达到了预期的功能.

关 键 词:数据采集系统

Design of High Speed Real-time Data Acquisition System Based on FPGA
PI Daijun,ZHANG Haiyong,YE Xianyang,QIN Shuijie.Design of High Speed Real-time Data Acquisition System Based on FPGA[J].Modern Electronic Technique,2009,32(6).
Authors:PI Daijun  ZHANG Haiyong  YE Xianyang  QIN Shuijie
Abstract:
Keywords:FPGA  DSP  FIFO
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号