首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   109篇
  免费   21篇
  国内免费   10篇
工业技术   140篇
  2023年   1篇
  2022年   1篇
  2020年   1篇
  2019年   1篇
  2018年   2篇
  2017年   5篇
  2016年   6篇
  2015年   5篇
  2014年   4篇
  2013年   8篇
  2012年   12篇
  2011年   10篇
  2010年   15篇
  2009年   14篇
  2008年   15篇
  2007年   18篇
  2006年   9篇
  2005年   7篇
  2004年   3篇
  2003年   3篇
排序方式: 共有140条查询结果,搜索用时 15 毫秒
1.
在传统带隙基准的基础上,设计了一种分段曲率补偿的低温漂带隙基准。利用NMOS管工作在亚阈值区域时漏电流和栅极电压的指数特性,在低温和高温段同时对基准电压进行曲率补偿,采用UMC 0.25μm BCD工艺进行仿真。仿真结果表明,电源电压5 V时,静态功耗电流为7.11μA;电源电压2.5~5.5 V,基准电压变化148μV;温度在–40~+145℃内,电路的温度系数为1.18×10–6/℃;低频时电源抑制比为–87 d B。  相似文献   
2.
在传统带隙基准电压源电路结构的基础上,通过在运放中引入增益提高级,实现了一种用于音频Σ-ΔA/D转换器的CMOS带隙电压基准源。在一阶温度补偿下实现了较高的电源抑制比(PSRR)和较低的温度系数。该电路采用SIMC 0.18-μm CMOS工艺实现。利用Cadence/Spectre仿真器进行仿真,结果表明,在1.8 V电源电压下,-40~125℃范围内,温度系数为9.699 ppm/℃;在27℃下,10 Hz时电源抑制比为90.2 dB,20 kHz时为74.97 dB。  相似文献   
3.
针对传统低压供电的低压差线性稳压器线性响应比较慢的情况,提出了一种基于BICMOS 0.5μm工艺分高低压供电的低压差线性稳压器。经过Hspice仿真验证,该稳压器具有高增益、高PSRR(Power Supply Rejection Ratio,电源抑制比)、低功耗、响应速度快的特点,输入电压范围为0.5~28.0 V,输出电压为5 V。此稳定器低频时的开环增益达到86 dB,相位裕度为68o,低频时的电源电压抑制比为–91 dB,高频时也能达到–2 dB,静态电流只有13.5μA。  相似文献   
4.
本文提出一种高电源抑制比、高阶温度补偿CMOS带隙基准电压源。该基准源的核心电路结构由传统的Brokaw带隙基准源和一个减法器构成。文中采用第二个运放产生一个负温度系数的电流来增强曲率补偿,同时把该负温度系数电流与核心基准源电路产生的正温度系数电流求和得到一个与温度无关的电流给运放提供偏置电流。该电路采用0.35umCMOS工艺实现,仿真结果表明PSRR在1kHz时达到88dB,-40-125℃的范围内温度系数为1.03ppm/℃。  相似文献   
5.
A pico-watt CMOS voltage reference is developed using an SK Hynix 0.18 µm CMOS process. The proposed architecture is resistorless and consists of MOSFET circuits operated in the subthreshold region. A dual temperature compensation technique is utilized to produce a near-zero temperature coefficient reference output voltage. Experimental results demonstrate an average reference voltage of 250.7 mV, with a temperature coefficient as low as 3.2 ppm/°C for 0 to 125 °C range, while the power consumption is 545 pW under a 420 mV power supply at 27 °C. The power supply rejection ratio and output noise without any filtering capacitor at 100 Hz are −54.5 dB and 2.88 µV/Hz1/2, respectively. The active area of the fabricated chip is 0.00332 mm2.  相似文献   
6.
多路V/I输出的高性能CMOS带隙基准源   总被引:2,自引:0,他引:2  
在传统CMOS带隙基准源的基础上,采用温度补偿和差分负反馈的方法,提出了一种多路V/I输出的高性能CMOS带隙基准源结构.基于0.5 μm CMOS工艺,进行了设计实现.HSPICE仿真结果表明,该带隙基准源具有较低的温度系数(7.9×10-6/℃,0~100 ℃),电源电压从1.9 V变化到5.5 V,输出仅变化1.8 mV,基准源输出为1.233 V,分压电路产生多路输出,基准电流4 μA,温度系数均小于12×10-6 /℃(-25 ℃~125 ℃).  相似文献   
7.
An integrated sub‐1V voltage reference generator, designed in standard 90‐nm CMOS technology, is presented in this paper. The proposed voltage reference circuit consists of a conventional bandgap core based on the use of p‐n‐p substrate vertical bipolar devices and a voltage‐to‐current converter. The former produces a current with a positive temperature coefficient (TC), whereas the latter translates the emitter‐base voltage of the core p‐n‐p bipolar device to a current with a negative TC. The circuit includes two operational amplifiers with a rail‐to‐rail output stage for enabling stable and robust operation overall process and supply voltage variations while it employs a total resistance of less than 600 K Ω. Detailed analysis is presented to demonstrate that the proposed circuit technique enables die area reduction. The presented voltage reference generator exhibits a PSRR of 52.78 dB and a TC of 23.66ppm/°C in the range of ? 40 and 125°C at the typical corner case at 1 V. The output reference voltage of 510 mV achieves a total absolute variation of ± 3.3% overall process and supply voltage variations and a total standard deviation, σ, of 4.5 mV, respectively, in the temperature range of ? 36 and 125°C. Copyright © 2011 John Wiley & Sons, Ltd.  相似文献   
8.
带隙基准源是LDO中的重要模块,其性能的好坏直接影响到LDO整个系统的性能,为此本文针对以上问题进行相关研究,设计一种具有较高的PSRR和较低的稳定输出电压的带隙基准电压源。文中结合工程实际的要求设计了一款具有高的电源抑制比(PSRR)、低的输出基准电压的带隙基准电压源。本设计采用SMIC公司的0.18μm工艺进行仿真,Hspice的仿真结果表明该基准源在电源抑制比(PSRR)、温度特性等方面有良好的性能。  相似文献   
9.
基于经典Wildar带隙基准结构,通过单级高增益低失调运放及其闭环负反馈设计,将电压求和模式输出与电阻负载驱动紧密结合,同时增加简单的单管并联高阶补偿结构,实现了一种具有较大负载驱动能力的高精度多值低压基准输出,解决了经典基准电路在补偿精度与PSRR方面的局限性.CSMC 0.5μm CMOS工艺仿真结果表明,在-40~125℃,一阶补偿的温度系数为6×10~(-6)/℃,输出电阻支路采用并联MOS管的高阶补偿后,温度系数下降到1.27×10~(-6)/℃,低频下电源抑制比达到-57 dB.  相似文献   
10.
基于工作在亚阈值区的MOS器件,运用CMOS电流模基准对CATA和PTAT电流求和的思想.提出一种具有低温漂系数、高电源抑制比(PSRR)的CMOS电压基准源,该电路可同时提供多个输出基准电压,且输出电压可调。该基准源基于CSMC0.5μm标准CMOS工艺,充分利用预调节电路并改进电流模基准核心电路。使整个电路的电源抑制比在低频时达到122dB,温度系数(TC)在0-100℃的温度范围内约7ppm/℃。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号