首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   22篇
  免费   1篇
  国内免费   9篇
工业技术   32篇
  2006年   5篇
  2005年   3篇
  2003年   3篇
  2002年   2篇
  2001年   2篇
  2000年   3篇
  1999年   1篇
  1998年   1篇
  1997年   1篇
  1996年   3篇
  1995年   6篇
  1994年   2篇
排序方式: 共有32条查询结果,搜索用时 15 毫秒
1.
采用高速鉴频鉴相器(TSPC)、经典抗抖动的电荷泵、交叉耦合差分延迟单元以及电阻分压相位内插电路等结构设计了一个应用于1000Base-T以太网收发器的频率综合器电路,并能兼容10/100Mbps模式.该电路同时满足发送电路上升下降斜率控制和时钟恢复电路对于多相时钟(128相)的需要,大大节约了面积和功耗.在晶振的绝对抖动σ约为16ps情况下,输出25MHz测试时钟信号σ仅为11ps.表明该频率综合器有较强的抑制噪声能力,能很好满足发送和接收电路对于时钟性能的要求.芯片采用SMIC 0.18μm的标准CMOS工艺,电源电压为1.8V,功耗小于4mW.  相似文献   
2.
王彦  叶凡  李联  郑增钰 《半导体学报》2003,24(6):643-648
提出了一个新的用于10 / 10 0 Base- T以太网中面积和功耗优化的时钟恢复电路.它采用双环路的结构,加快了锁相环路的捕获和跟踪速度;采用复用的方式,通过选择信号控制电路可分别在10 Mbps或10 0 Mbps模式下独立工作且能方便地实现模式间的互换,与采用两个独立的CDR电路相比节省了一半的面积;同时,电路中采用一般的延迟单元来取代DL L,并能保证环路性能不随工艺温度等条件引起的延迟单元、延迟时间的变化而变化,从而节省了功耗.Hspice模拟结果显示,在Vdd=2 .5 V时,10 0 Mbps模式下电路的功耗约为75 m W,稳态相差为0 .3 ns;10 Mbps模式时电路功耗为5 8m W  相似文献   
3.
提出了BIST的并行结构,分析了其工作原理。实验结果表明,该方法的测试速度比一般BIST的速度快K倍(K为并行度),而硬件花费与一般BIST结构相当。  相似文献   
4.
适合低功耗工作的MOS电荷泵   总被引:2,自引:0,他引:2  
徐志伟  肖斌  闵昊  郑增钰 《微电子学》2000,30(2):136-140
提出了两种适合在低功耗条件下工作的电荷泵电路,预充电电荷泵采用预充电机制提高了电荷泵的工作效率;而Domino电荷泵则采用内部电路控制电荷泵充电电容的充放电,不仅降低了功耗,同时均化了瞬态功耗.这解决了电荷泵在充电期间功耗过大的问题,使它们不仅能适用于有较强电源的电路,也可以在无源或低功耗的环境下工作.  相似文献   
5.
电荷泵电路的动态分析   总被引:2,自引:0,他引:2  
详细分析了电荷泵的动态工作特性 ,给出了电荷泵电压上升时间及瞬态电流与电路的关系。基于这些分析 ,可以得到电荷泵的功耗来源和电压上升与充电电容的关系 ,同时还对电荷泵电路的电压产生的限制作出了分析。文末给出了整个分析结果与 SPICE模拟结果的对照 ,从结果可以看出整个分析大致反应了电荷泵的实际工作情况 ,正确地体现了电荷泵的工作原理。  相似文献   
6.
提出了一种适用于分数分频锁相环频率综合器的全数字噪声整型△∑调制器电路结构新的设计方法,并将其最终实现.采用了流水线技术和新的CST算法优化多位输入加法器结构,从而降低了整体的复杂度和功耗.这种电路结构通过了Matlab的行为级仿真,ASIC全定制实现并流片,该结构也通过VHDL综合实现验证,最后给出的测试结果表明该电路具有良好的性能,可应用于单片千兆赫兹级低功耗CMOS频率综合器中.  相似文献   
7.
叶波  郑增钰 《计算机学报》1995,18(8):598-603
本文提出了扫描设计中存储元件在扫描链中的最优排序方法,采用交迭测试体制和区间法能快速求出最优解,对于确定的测试向量集,用该方法的构造的扫描链能使电路总的测试时间最少。  相似文献   
8.
介绍了一种适于 VLSI库单元的轨到轨 (Rail-to-Rail)运算放大器。低电压、低功耗、输入输出动态幅度达到 Rail-to-Rail的运放模块是研究的核心。文章分析了该运放模块的输入、输出级 ,并分析了 cascodedMiller频率补偿技术。芯片采用新加坡特许半导体制造公司 0 .6μm N阱 CMOS工艺 ,芯片面积 0 .0 2 4mm2 。测试结果表明 :该运放模块在 3 V工作电压下直流增益 90 d B,共模输入范围 -0 .4~ 4V,输出动态范围 0~ 2 .9V,单位增益带宽 7MHz,相位裕量 70°,静态功耗仅有 0 .3 m W,特别适合作为 VLSI的库单元  相似文献   
9.
本文介绍专用集成电路(ASIC)的发展以及ASIC的半定制实现技术。  相似文献   
10.
本文提出了BiCMOS电路的实用可测性设计方案,该方案与传统方法相比,可测性高,硬件花费小,仅需额外添加两个MOS管和控制端,就可有效地用单个测试码测出BiCMOS电路的开路故障和短路故障,减少了测试生成时间,可广泛应用于集成电路设计中。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号