首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   5篇
  免费   0篇
  国内免费   9篇
工业技术   14篇
  2004年   5篇
  2003年   2篇
  2002年   3篇
  2001年   4篇
排序方式: 共有14条查询结果,搜索用时 15 毫秒
1.
对电源及温度不敏感的电流可调的CMOS电荷泵电路的设计   总被引:3,自引:0,他引:3  
设计了一种电流可调的CMOS电荷泵电路 ,其中采用了带隙基准源、低drop out调压器及电容式直流 直流电压升压器为电荷泵电路提供电源电压 ,此电压不受外部供电电压及温度变化的影响 ;同时 ,电荷泵电路中的参考电流源本身也对温度变化不敏感 .电路设计采用 0 18μm 1 8V标准的数字CMOS工艺 .模拟结果表明电路性能令人满意.  相似文献   
2.
采用2 2 2级联全差分结构和低电压、高线性度的电路设计实现了高动态范围、低过采样率的ΣΔ调制器.在1.8V工作电压,4 MHz采样频率以及80 k Hz输入信号的条件下,该调制器能够达到81d B的动态范围,功耗仅为5 m W.结果表明此结构及电路设计可以用于在低电压工作环境的高精度模数转换中  相似文献   
3.
低电压满电源幅度CMOS运算放大器设计   总被引:1,自引:0,他引:1  
回顾了在标准 CMOS工艺下 ,满幅度运放设计的各个发展阶段 ,结合笔者实际设计和测试的相关电路 ,较为详细地评述了它们的设计方法和各自的优缺点 ,着重阐述了低工作电压设计思想和如何做到输入级跨导的满幅度范围内恒定 ,使读者清楚了解该类运放的各自特点和发展趋势 ,为数模混合设计和系统级集成设计中采用何种运放结构提供了参考。在此基础上 ,提出了一种共模偏置电压具有严格的对称性能的新型满电源幅度运算放大器结构。  相似文献   
4.
对电源及温度不敏感的电流可调的CMOS电荷泵电路的设计   总被引:1,自引:0,他引:1  
设计了一种电流可调的CMOS电荷泵电路,其中采用了带隙基准源、低drop-out调压器及电容式直流-直流电压升压器为电荷泵电路提供电源电压,此电压不受外部供电电压及温度变化的影响;同时,电荷泵电路中的参考电流源本身也对温度变化不敏感.电路设计采用0.18μm 1.8V标准的数字CMOS工艺.模拟结果表明电路性能令人满意.  相似文献   
5.
基于共模电平偏移电路新型CMOS低电压满幅度运放设计   总被引:1,自引:0,他引:1  
针对电源电压为1V甚至更低的应用环境,给出了一种基于共模电平偏移电路的新型rail-to-rail运放结构,相对以往同类电路具有很好的对称性和较高的输入阻抗,并对之进行了详细的讨论.在整个共模输入电压范围内,其单位增益带宽随共模电压变化仅为0.05%.  相似文献   
6.
一种3.3 V 2-GHz CMOS低噪声放大器   总被引:5,自引:2,他引:3  
杨柯  赵晖  徐栋麟  任俊彦 《微电子学》2004,34(3):322-325
介绍了一个针对无线通讯应用的2-GHz低噪声放大器(LNA)的设计。该电路采用标准的0.6μm CMOS工艺,电源电压为3.3V,设计中使用了多个片上电感。对低噪声放大器的噪声进行了分析,模拟结果显示,该电路能提供18dB的正向增益(S21)及良好的反向隔离性能(S12为-44dB),功耗为33.94mW,噪声系数为2.3dB,IIP3为-4.9dBm。  相似文献   
7.
1.8V电源电压81dB动态范围的低过采样率∑△调制器   总被引:3,自引:2,他引:1  
采用222级联全差分结构和低电压、高线性度的电路设计实现了高动态范围、低过采样率的∑△调制器.在1.8V工作电压,4MHz采样频率以及80kHz输入信号的条件下,该调制器能够达到81dB的动态范围,功耗仅为5mW。结果表明此结构及电路设计可以用于在低电压工作环境的高精度模数转换中。  相似文献   
8.
提出了一种新的用于测试CMOS输出驱动器电流变化率的电路结构.它把片上电感引入到测试系统中作为对实际封装寄生电感的等效,从而排除了测试时复杂的芯片-封装界面的影响.这种电路结构不仅可以用于实际测算输出驱动器的性能指标,还可以用于研究VLSI电路中的同步开关噪声问题.该设计方法在新加坡特许半导体公司的0.6μm CMOS工艺线上进行了流片验证.测试结果表明,这一测试结构能有效地表征CMOS输出驱动器的电流变化率的性能指标和VLSI电路中的同步开关噪声特性.  相似文献   
9.
徐栋麟  郭新伟  徐志伟  林越  任俊彦 《电子学报》2001,29(11):1471-1474
本文详述了同步开关噪声(SSN)影响VLSI电路可靠性的一个主要因素:芯片-封装界面的寄生电感.根据在芯片中插入电源/地线引脚,减小芯片-封装界面的寄生电感的思想,提出一种简便有效的基于SSN性能的输出驱动器优化布局方法并将之集成到VLSI设计流程中.用0.6微米CMOS工艺进行了验证.结果表明 :该优化设计可有效降低SSN对VLSI电路可靠性的影响.  相似文献   
10.
恒电压增益的低电压Rail—to—Rail运算放大器   总被引:3,自引:0,他引:3  
徐栋麟  林越  任俊彦 《微电子学》2001,31(4):246-251
基于 Alcatel的 0 .3 5μm标准 CMOS工艺 (VT=0 .6 5 V) ,模拟实现了工作电压低达 1 .8V、电压增益偏差仅为 3 % (整个输入共模偏置电压范围内 )的运算放大器 ;电路的设计也避免了差分输入对中 PMOS管和 NMOS管的 W/L的严格匹配 ,增强了电路对工艺的坚固性。对输入差分对偏置电流的控制电路、差分输入对的有源负载和 AB类 Rail- to- Rail输出级进行了整体考虑 ,确保电压增益恒定的新型结构 ,使该运放在 2 V电源电压下 ,电压增益达到 80 d B(1 0 kΩ 电阻和 1 0p F电容并联负载 ) ,单位增益带宽为 1 2 MHz,相位裕量 72°  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号