排序方式: 共有7条查询结果,搜索用时 45 毫秒
1
1.
为满足数字式测向接收机对高速数据采集和处理的需求,研制了高速数据采集处理平台,该平台基于ADC12D1800RF模数转换器实现了两路1.35 GHz中频信号的带通采样,以Xilinx公司V7系列FPGA为数据处理器,采用高速DDR3作为存储设备解决了海量数据存储问题,并通过高速串行接口(GTX/SRIO)实现了大容量数据的实时传输;该平台的测试结果为:1.8 GHz采样率时有效位数大于8bit,DDR3存储器的工作主频可达1333MHz,GTX接口在10Gbps速率下工作时,其误码率小于10-9,上述测试结果表明该平台可以高速、准确地实现信号采集、数据传输、存储和处理,达到了预期设计目标。 相似文献
2.
探讨一种适合组建网格化电磁频谱监测系统的接收机设计技术,提出基于Xilinx公司最新的高性能Zynq-7000系列嵌入式处理器平台的接收机设计方案,研究了Zynq-7000系列异构FPGA器件的特点及开发流程,给出了基于Zynq-7000片上系统的频谱监测接收机软、硬件设计细节,重点研究在Zynq-7000嵌入式处理器平台下高速FFT频谱分析、大容量监测数据存储以及精密时间同步的实现方法。 相似文献
3.
4.
校准件不完善导致的矢量网络分析仪剩余误差分析 总被引:2,自引:2,他引:0
本文简要介绍了矢量网络分析仪的单端口误差模型和校准方法,重点分析了矢量网络分析仪单端口校准中,由校准件不完善性带来的剩余误差。对校准件不完善性导致的校准后矢量网络分析仪存在的剩余方向性误差、剩余源匹配误差和剩余反射跟踪误差进行了理论推导,最后给出了计算剩余误差项的实例。 相似文献
5.
本文设计并实现了一种微波锁相环中取样器的本振电路,取样本振以频率合成芯片ADF4002为鉴相器,反馈通道采用内插混频器的结构,避免了单环通过简单倍频产生的相位噪声恶化。详细阐述了取样本振电路的实现方案和工作原理,并使用仿真软件对环路滤波器进行设计。通过实验测试,输出频率为214.815MHz时锁相环的相位噪声为:-137dBc/Hz@10kHz、-140dBc/Hz@100kHz,最大输出频率间隔1MHz,满足了取样本振的低相位噪声和高频率分辨率的要求。 相似文献
6.
基于集成频率合成器的锁相环设计 总被引:2,自引:0,他引:2
郝绍杰 《国外电子测量技术》2008,27(1):12-15
本文介绍了采用直接数字频率合成器(DDS)和集成锁相频率合成器PE3236设计2.4G-4.4G Hz本振信号源的新方法,与传统采用小数分频的设计方法相比,具有电路简单、功耗低、体积小等优点,经制作实验电路板验证,试验电路的单边带相位噪声和频率分辨率都达到了预先的设计要求,试验取得了预期的效果. 相似文献
7.
不断改进的校准方法和校准件的性能极大地提高了矢量网络分析仪的测量精度,但随着矢量网络分析仪测量频率范围的进一步拓宽,矢量网络分析仪的硬件性能逐渐成为了影响测量精度的关键因素。本文以单端口矢量网络分析仪为例,分析了3个系统误差项对测量结果的影响。这3项系统误差都是由矢量网络分析仪硬件性能的不完善引起的,分别是由定向耦合器引起的方向性误差、激励信号源到测试端口的损耗及定向耦合器的耦合度引起的反射跟踪误差、激励信号源的阻抗不匹配引起的源匹配误差。通过分析理清了其对测量结果的影响机理,该结论对于改进矢量网络分析仪的性能具有指导性意义。 相似文献
1