排序方式: 共有28条查询结果,搜索用时 109 毫秒
1.
在含Cache的处理器中,代码排布和指令预取是减少取指延迟的常用技术.代码排布侧重研究代码执行的空间相对位置,指令预取则关注于代码执行的时间相对关系.片上Trace技术非入侵地获得程序的执行路径及时间信息,将代码执行的时空关系联系起来,因此为排布技术和预取技术的结合使用提供了基础.基于YHFT-DSP平台,利用程序运行的周期行为特性设置预取,利用VLIW结构处理器的空闲单元执行预取指令,提出以增加预取容限为目标的函数级代码排布方法.实验结果表明,该方法能有效预取并减少指令Cache失效. 相似文献
2.
3.
4.
5.
USB2.0控制器CY7C68013特点与应用 总被引:3,自引:0,他引:3
介绍USB2.0协议以及Cypress公司推出的USB2.0控制器CY7C68013.USB2.0协议提供480 Mb/s的传输速度,向下完全兼容流行的USB1.1协议.CY7C68013是USB2.0的完整解决方案.该芯片包括带8.5 KB片上RAM的高速8051单片机、4 KB FIFO存储器以及通用可编程接口(GPIF)、串行接口引擎(SIE)和USB2.0收发器,无需外加芯片即可完成高速USB传输,性价比较高. 相似文献
6.
USB2.0控制器CY7C68013特点与应用 总被引:6,自引:0,他引:6
介绍USB2.0协议以及Cypress公司推出的USB2.0控制器CY7C680313。USB2.0协议提供480Mb/s的传输速度,向下完全兼容流行的USB1.1协议。CY7C68013是USB2.0的完整解决方案,该芯片包括带8.5KB片上RAM的高速8051单片机,4KB FIFO存储器以及通用可编程接口(GPIF0,串行接口引擎(SIE)和USB2.0收发器,无需外加芯片即可完成高速USB传输,性价比较高。 相似文献
7.
CPLD在高速数据采集系统中的应用 总被引:1,自引:0,他引:1
介绍一种使传统信号源增加输出波形显示功能的装置。该装置是一套高速数据采集系统,用单片机和可编程逻辑器件控制液晶显示。利用它可对0.2Hz~2MHz任意周期信号波形进行采样显示,以及对其频率和峰峰值进行测量显示。 相似文献
8.
9.
10.
随着芯片工艺的不断升级,芯片设计的频率不断提高,时延故障是引起高速芯片失效的重要因素。在硅后验证阶段,由于缺乏一种对芯片全局路径延时测量的手段,传统构建延时测量电路的方式仅能得到特定关键路径的延时变化情况,在芯片失效时无法进行全面的路径延时分析。本文提出一种基于扫描链的频率扫描实速测试方法对芯片内部大量时序路径的延时进行测量并获取时序裕量。针对生成测试向量时间长,依赖专业测试设备的问题,在自研硬件平台上通过自生成多频率测试向量以及改进数据校验算法成功实现了频率扫描实速测试,对芯片测量的路径延时误差在8 ps左右。通过对不同芯片在不同温度下的实验验证了该方法对路径延时表征的有效性,为今后通过延时参数对高速芯片进行环境适应性分析、寿命预测等研究提供了一种快捷有效的方法。 相似文献