排序方式: 共有7条查询结果,搜索用时 12 毫秒
1
1.
2.
3.
4.
5.
IRIG-B码的时间信号产生器设计 总被引:1,自引:0,他引:1
IRIG-B码的时间信号产生器,以频率源频标,从分频链上取得不同频率的信号,提供本地标准频率和标准时间信号.该产生器由输入整形、分频器、数字开关移相器、延迟秒形成、本地秒形成等电路组成.其设计包括方案确立、底层分析、顶层综合、仿真等步骤.其中底层分析又分为分频单元及延时脉冲产生单元两部分. 相似文献
6.
多路数据巡回监测系统以VC MSComm控件控制串口,通过MAX PlusII使FPGA能识别串口指令并按指令采集模拟数据,达到以串口实现PC机与FPGA通信的目的.即先通过并/串转换电路将接收到的串行数据变成并行数据,后通过缓存模块读取并行数据,再以74LS195组成的串/并转换电路将其转换成串行数据帧返回计算机.而模拟数据采集及其A/D变换则通过ADC809完成. 相似文献
7.
秦艺力;张潇男;唐淼 《计算机与网络》2013,(24):58-60
可靠性是衡量通信专网性能的一个重要指标,在网络中出现通信故障时,网络设备应尽快检测到与相邻设备之间的通信状态,以便及时采取措施,保证业务传输顺畅。根据实际的网络环境,在双平面互为备份的前提下,详细阐述了当第一平面链路出现异常时,关键信息如何从第一平面自动切换至第二平面继续传输。合理的利用网络相关技术,可以在对网络终端改动很小的情况下实现网络的管理功能,保证网络的可靠性。 相似文献
1