首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   6篇
  免费   1篇
工业技术   7篇
  2012年   2篇
  2011年   1篇
  2008年   2篇
  2007年   2篇
排序方式: 共有7条查询结果,搜索用时 218 毫秒
1
1.
根据协同生产订单管理系统订单处理的特点,基于J2EE技术架构,采用浏览器/Web服务器/应用服务器三层结构,实现多代理(多Agent)协同生产订单管理系统。对系统开发工具与关键技术进行介绍,演示有关模块的实现效果,并对在线订单跟踪与监控策略进行探讨。  相似文献   
2.
提出一种基于模拟余差的分级折叠式A/D转换器,对其原理和电路结构进行了分析,阐述了提高A/D转换器性能的关键问题.测试结果表明,设计的A/D转换器转换速率为200 MS/s;在输入信号为6.0 MHz时,信噪谐波比(SINAD)为45.1 dB,有效位数(ENOB)为7.2位.给出了A/D转换器电路的具体结构,以及测试波形和动态性能参数测试结果.  相似文献   
3.
王百鸣  孟晓胜  闫杰  潘志铭 《微电子学》2008,38(1):129-132,140
实施一种新的解决方案,将能输出模拟余量A2的独特ADC 应用于各类A/D转换器芯片,以构成性能扩展的复合A/D转换器.该ADC 是折叠式2位40 MSPS A/D转换器,应用于分级流水结构的4位40 MSPS A/D转换器,构成了复合2 4位40 MSPS A/D转换器.给出了实际电路的理论分析和实验测试结果,表明了此种解决方案的可行性及优点.  相似文献   
4.
孟晓胜  王百鸣 《微电子学》2007,37(6):874-877
探讨和研究基于流水线(Pipelined)技术的折叠分级式A/D转换器(ADC),理论分析了它的原理和一般结构,给出了一个具体结构的ADC框图和具体的折叠电路,并得出了实际制作的ADC的测试图。该折叠分级式ADC的输入频率可达到1 MHz,2级折叠电路产生的高2位加上子ADC产生的8位,使A/D转换器可达到10位的分辨率,采样率最大为40 MSPS。  相似文献   
5.
提出了一种基于电流模式的折叠分级式A/D转换器(ADC),分析了电路原理和结构,阐述了如何提高ADC的性能。测试表明,电路已达到相关性能指标。转换速率为80MS/s,在3.0MHz输入信号下的信噪失真比(SINAD)为44.4dB,有效位数(ENOB)为7.1位。给出了已实现ADC电路的结构、测试波形和动态性能测试结果。  相似文献   
6.
两种流水折叠分级式ADC及其结构比较   总被引:3,自引:1,他引:2       下载免费PDF全文
孟晓胜  王百鸣  闫杰 《电子学报》2008,36(8):1651-1654
 本文利用模拟余量和模拟余差研制出两种流水折叠分级式ADC,提出了两种电路改进结构——有余差转换和无余差转换,并通过动态性能的测试来对比分析两结构的优缺点.无余差转换的ADC+和由其复合构成的ADC的测试表明,性能分别达到2bits@40MSPS ADC+和2+8bits@40MSPS ADC.对于实际制作的ADC电路,具体给出了结构图以及动态性能测试图.  相似文献   
7.
提出了一种二极管桥结构的采样保持器。理论分析和实验仿真结果表明,该采样保持器采样率达60MSPS,在0.6~5.0MHz输入信号频率范围内,其有效位数达到7.43~6.68位。利用这种二极管桥结构的电压差异,可以降低保持电容上的电压跌落率,提高精度和采样率。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号