首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   11篇
  免费   0篇
工业技术   11篇
  2010年   3篇
  2009年   1篇
  2008年   3篇
  2000年   3篇
  1988年   1篇
排序方式: 共有11条查询结果,搜索用时 9 毫秒
1.
结合胶塞清洗机产品实例,阐述了改进后的清洗机的几个主要工艺与结构,以期进一步提高国产胶塞清洗机的水准。  相似文献   
2.
为了研究不同结构的FIR数字滤波器FPGA实现对数字多普勒接收机中FPGA器件资源消耗及其实现的滤波器的速度性能.在Xilinx ISE10.1开发平台中,采用VerilogHDL语言分别实现了FIR数字滤波器的改进的串行结构、并行结构以及DA结构。并在ModelSim仿真验证平台中仿真了实现设计。结果表明,改进串行结构的实现消耗资源少但滤波速度慢.并行结构的实现滤波速度快但消耗资源多,而DA算法的实现速度仅取决于输入数据的宽度,所以滤波速度通常较快且消耗的资源较少。  相似文献   
3.
结合荣成广电利用ZXB10所组建的城域网这一实例,简要介绍了ZXB10的技术特点以及它在几种常用业务应用方面的组网方式。  相似文献   
4.
互联网业务的发展使运营商面临被边缘化的危险,运营商急需通过重构互联网改变其在互联网价值链中的位置,在重构互联网的过程中,IP承载网将逐步从运营业务的承载网演变成运营商的互联网业务渠道网,使IP承载网回归自身价值。  相似文献   
5.
刘庆良  赵强 《电信科学》2000,16(10):53-54
结合荣成广电利用ZXB10所组建的城域网这一实例,简要介绍了ZXB10的技术特点以及它在几种常用业务应用方面的组网方式。  相似文献   
6.
FIR数字滤波器的FPGA实现研究   总被引:2,自引:0,他引:2  
为了研究不同结构的FIR数字滤波器FPGA实现对数字多普勒接收机中FPGA器件资源消耗及其实现的滤波器的速度性能,在Xilinx ISE10.1开发平台中,采用Verilog HDL语言分别实现了FIR数字滤波器的改进的串行结构、并行结构以及DA结构,并在ModelSim仿真验证平台中仿真了实现设计.结果表明,改进串行结构的实现消耗资源少但滤波速度慢,并行结构的实现滤波速度快但消耗资源多,而DA算法的实现速度仅取决于输入数据的宽度,所以滤波速度通常较快且消耗的资源较少.  相似文献   
7.
服务质量(QoS)技术是IP网络技术能否成为未来统一承载网络技术的关键。根据拥塞持续时间,网络QoS风险可以分为微秒级、毫秒级、秒级、分钟级,和更长时间级别等5个等级。调度机制、缓存和队列、呼叫接纳控制、流量工程等技术均是解决一类QoS风险的有效手段。IP网络运营商需要在分析网络中主要风险的基础上制定整体QoS解决方案,在呼损、时延、抖动、丢包4项指标中取得均衡。  相似文献   
8.
能否保证QoS是IP网络能否能成为未来统一平台的关键,本文从网络拥塞时长的角度定量分析了IP网络QoS风险的分类,及各种QoS技术适用场景,在此基础上研究了IP网络整体解决解决方案。  相似文献   
9.
航空遥感用于广州经济林调查   总被引:2,自引:0,他引:2  
本文介绍了应用航空遥感图像调查广州市经济林与编制分布图的技术方法;有针对性地论述了航片中经济林的解译因子,并编制了广州市主要经济林树种航空影像解译特征一览表;对经济林光谱曲线特征作了分析:同时对航空遥感时相的选择提出了建议。一、调查内容及精度要求  相似文献   
10.
结合荣成广电利用ZXB10所组建的城域网这一实例,简要介绍了ZXB10的技术特点以及它在几种常用业务应用方面的组网方式。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号