首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   18篇
  免费   1篇
  国内免费   1篇
工业技术   20篇
  2018年   1篇
  2017年   1篇
  2013年   1篇
  2012年   2篇
  2011年   1篇
  2009年   2篇
  2008年   3篇
  2007年   4篇
  2006年   4篇
  2005年   1篇
排序方式: 共有20条查询结果,搜索用时 15 毫秒
1.
本文介绍了一个双通道模拟带宽为100MHz的手持式虚拟/智能兼容的存储示波表的设计思想和实现方案。该方案基于ARM和FPGA,配合高速AD和FIFO,以USB实现虚拟仪器接口,以图形液晶LCD实现智能方式仪器界面,用Delphi实现虚拟界面。  相似文献   
2.
以FPGA为核心,TFT实现图形与菜单界面,USB1.1与Delphi7.0完成与上位机接口及图形操作界面,对低频段采用时钟分段分频法,在MCU的控制下实现DDS低频高精度双通道±8 V,0.01 Hz~10 MHz正弦波等常规波形外,还能输出数码流、调制信号、随机噪声、扫频信号及时域/频域自定义波形,信号参数均可步进在线可调。实验表明该设计是行之有效的,在介绍系统设计思想的同时,重点讲述FPGA设计、信号输入方法及提高低频段时域精度的措施等。  相似文献   
3.
以FPGA为核心,TFT实现图形与菜单界面,USB1.1与Delphi7.0完成与上位机接口及图形操作界面,对低频段采用时钟分段分频法,在MCU的控制下实现DDS低频高精度双通道±8 V,0.01 Hz~10 MHz正弦波等常规波形外,还能输出数码流、调制信号、随机噪声、扫频信号及时域/频域自定义波形,信号参数均可步进在线可调.实验表明该设计是行之有效的,在介绍系统设计思想的同时,重点讲述FPGA设计、信号输入方法及提高低频段时域精度的措施等.  相似文献   
4.
DC-DC开关电源模块并联供电系统   总被引:1,自引:0,他引:1  
余炽业  何志辉  宋跃 《电源技术》2012,36(6):851-854
为设计一种DC-DC开关电源并联供电系统,采用DC-DC主从模式实现两个开关电源的并联供电,并按比例自动分配电流。设计采用STC12C5A60S2单片机完成A/D采集主从模块及其总电流,再通过D/A控制从模块的电流,以实现主从模块按比例输出电流供给负载。DC-DC主从模块是由开关电源控制芯片SG3525为核心完成PWM产生,BUCK拓扑结构和反馈电路组成。这个系统实现可手动或自动调节电源比例的并联稳压供电,最大输出可达到4 A-8 V直流,效率高达83%。介绍了系统结构、DC-DC主从模块、测量电路、系统供电以及主控机原理,详细介绍系统结构、DC-DC主模块和主控电路。  相似文献   
5.
基于ARM及FPGA实现的嵌入式触摸屏任意信号发生器   总被引:1,自引:1,他引:0  
以FPGA/Cyclone II-EP2C8Q208芯片为核心,采用12 bit AD7920作为DAC,由带触摸屏的256色5.7英寸CSTN彩色液晶屏、快捷键等组成人机交互界面的硬件平台,Delphi7.0与USBI.1完成上位机图形操作界面通信,在ARM/S3CA4BOX 的控制下,实现基于DDS的单通道便携式任意信号发生器.除了可产生±10 V/0.01 Hz-30 MHz的正弦波等常规波形外,还能输出数码流、调制信号、随机噪声、扫频信号等,特别是时域或频域的自定义波形,而且信号参数均是步进在线可调.实验表明该设计有效,在介绍系统设计思想的同时,还重点讲述系统FPGA与软件以及自定义波形设计等.  相似文献   
6.
为实现基于FPGA的DDS数字调幅波,提出以调整调制指数控制字与频率控制字,通过查表得到所需数字序列的思想与方法,MATLAB6.5仿真与样机实验表明该方法是行之有效的。  相似文献   
7.
介绍如何利用Delphi2010开发出了IC成型与分离系统控制软件,采用Delphi的控件结合Object Pascal语言编程的方法,以PCI控制卡为接口,实现了对集成电路成型与分离设备的监控,完成上料、传送机台、工作台、冲头伺服电机等传感器信号进行处理,并在界面上显示。同时,依据用户设置的参数自动输出X、Y、Z和A轴的伺服器的控制信号。实验表明该软件界面友好、使用方便、调节灵活、可移植性强,很好地实现了IC成型与分离系统的人机交互功能,实验表明该设计方法是行之有效的。  相似文献   
8.
基于TFT-LCD&ARM&FPGA的触摸手持式存储示波表   总被引:2,自引:2,他引:0  
介绍一种LPC2220+IS61LV256+STT39VFl601+ISPl581组成ARM控制部分,完成显示数据的处理和对FPGA的控制,AD9283与EPIC6Q240 FPGA芯片完成数据采集的智能控制,USB2.0实现与PC通信,由CPID+SRAM来完成TFT驱动和显示控制,用C/C++语言实现TFT仪器界面设计,显示的刷新频率为60 Hz,运用实时与等效采样原理,实现双通道实时采样100 MHz,等效采样5 GHz的手持式存储示波表的设计思想和实现方案.该设计在数据处理功能不降低的情况下,有结构简单,价格低,可以分多层实现文字和图像的静态和动态显示的特点.实验表明该设计控制灵活可靠,能够实现对液晶的时序和控制功能.文中在介绍系统设计思想的同时,重点讲述FPGA/CPID设计、软件设计等.  相似文献   
9.
在研制基于FPGA的DDS脉冲信号源时,发现信号的频率、周期、占空比的单周期精度在频率较低和频率较高时很低。通过对时域特性的分析,对频率低端区找到了有效的方法,实验表明是有效的,文章介绍了分析方法,给出了FPGA实现方案。  相似文献   
10.
以FPGA为核心,TFT实现图形与菜单界面,USB1.1与Delphi7.0完成与上位机接口及图形操作界面,对低频段采用时钟分段分频法,在MCU的控制下实现DDS低频高精度双通道±8 V,0.01 Hz~10 MHz正弦波等常规波形外,还能输出数码流、调制信号、随机噪声、扫频信号及时域/频域自定义波形,信号参数均可步进在线可调。实验表明该设计是行之有效的,在介绍系统设计思想的同时,重点讲述FPGA设计、信号输入方法及提高低频段时域精度的措施等。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号