排序方式: 共有11条查询结果,搜索用时 6 毫秒
1.
一种用于谐波测量的全数字同步采样算法 总被引:1,自引:0,他引:1
提出了一种用于高精度谐波测量的全数字同步采样算法,其原理是根据电网的基波频率动态地调整过采样模数转换器(ADC)中抽取电路的抽取率,使得抽取后的系统采样频率可以跟随基波频率的变化而变化。与传统的模拟锁相环(PLL)和软件同步采样算法相比,该算法完全由数字电路实现,更加节省硬件面积,适合于数模混合系统的应用开发。文中给出了一个包含delta-sigma ADC、频率测量模块、抽取率控制单元和64点快速傅里叶变换(FFT)计算引擎的、用于实际混合系统芯片设计的Simulink仿真模型。对于采样频率是1.638 4 MHz、带宽是1.6 kHz(可计量31次谐波)的谐波测量系统,在电网频率波动±5%的条件下,同步采样后基波和谐波有效值误差分别小于0.001%和0.02%。 相似文献
2.
一种适用于VLSI实现的谐波电能计量算法 总被引:1,自引:0,他引:1
提出了一种适用于超大规模集成电路(以下简称VLSI)实现的谐波电能计量算法.该算法以电网中能量的分布为出发点,对基波和谐波分量采用了不同的数字滤波处理,并且通过一个前馈控制系统实现了滤波器中心频率对电网频率的跟随,达到了同步采样的效果,解决了在电网频率不准确时快速傅里叶变换(以下简称FFT)频谱泄漏造成的计量误差问题.与用小波包分解实现谐波电能计量的算法相比,该算法需要的滤波器更少,更节省硬件面积,因而更适合VLSI的设计实现.网表级仿真结果表明电网频率在±5%范围内波动时基波有功功率计量误差小于0.1%,各次谐波有功功率计量误差小于1%,完全能满足谐波电能计量的商业要求.集成了该算法的谐波电能计量芯片已投片生产. 相似文献
3.
4.
5.
6.
7.
本文以30MHz带宽VDSL线路驱动器为设计目标,对1阶异步Σ-Δ调制(asynchronous sigma-delta modulation,ASDM)的D类线路驱动器进行了系统级设计,并在TSMC 0.25μm 3.3V CMOS工艺下完成了电路设计.对版图参数提取后仿真结果显示,在最慢工艺角(即ss工艺角)、125℃时,极限环频率可达到70MHz,在27MHz带宽内,输出信号幅值0.7V时的无杂散动态范围(SFDR)可达到63dBc. 相似文献
8.
异步Sigma-Delta调制的系统级设计 总被引:1,自引:0,他引:1
异步sigma-delta调制(asynchronous sigma-delta modulator,ASDM)在30-MHz带宽VDSL线路驱动器应用中,输出缓冲器的传输延时限制了系统的性能。本文采用时域分析的方法,得到了1阶、2阶ASDM系统的振荡频率与输入信号之间的关系,并给出了系统增益的表达式和3次谐波计算的经验公式,经Matlab仿真验证,具有较高的精度。本文的工作对ASDM的其他应用也具有较好的指导作用。 相似文献
9.
提出了一种用于高精度谐波测量的全数字同步采样算法,其原理是根据电网的基波频率动态地调整过采样模数转换器(ADC)中抽取电路的抽取率,使得抽取后的系统采样频率可以跟随基波频率的变化而变化。与传统的模拟锁相环(PLL)和软件同步采样算法相比,该算法完全由数字电路实现,更加节省硬件面积,适合于数模混合系统的应用开发。文中给出了一个包含delta-sigma ADC、频率测量模块、抽取率控制单元和64点快速傅里叶变换(FFT)计算引擎的、用于实际混合系统芯片设计的Simulink仿真模型。对于采样频率是1.638 4 MHz、带宽是1.6 kHz(可计量31次谐波)的谐波测量系统,在电网频率波动±5%的条件下,同步采样后基波和谐波有效值误差分别小于0.001%和0.02%。 相似文献
10.
为了消除谐波采样中的频谱泄露并降低电路实现代价,提出非均匀同步过采样时钟产生方法.该方法使用延时锁定环路产生非均匀时钟,控制谐波采样的过采样间隔.通过合理设计过采样率、非均匀时钟频率的概率分布以及变化周期,使非均匀过采样噪声位于模数转换器输出带宽之外,减小了采样噪声对谐波频谱的调制影响,保证了非均匀时钟是统计意义上跟踪基波频率的同步时钟.过采样和时钟的非均匀特性大幅简化了延时锁定环路的结构,所需延时单元个数从3×104减少到125.采样数据可以作为同步采样序列直接进行快速傅里叶变换运算,无需消除非均匀采样噪声和频谱泄露的操作.在使用1.6384 MHz参考时钟、基波频率为46~54 Hz的情况下,63次谐波范围内的谐波幅度和相位测量误差分别小于0.02%和0.031°. 相似文献