首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   96篇
  免费   18篇
  国内免费   3篇
工业技术   117篇
  2023年   2篇
  2022年   2篇
  2019年   2篇
  2018年   2篇
  2017年   1篇
  2016年   1篇
  2015年   1篇
  2014年   8篇
  2013年   2篇
  2012年   7篇
  2011年   10篇
  2010年   7篇
  2009年   6篇
  2008年   11篇
  2007年   14篇
  2006年   5篇
  2005年   8篇
  2004年   11篇
  2003年   10篇
  2002年   5篇
  1999年   1篇
  1989年   1篇
排序方式: 共有117条查询结果,搜索用时 42 毫秒
1.
鄢斌  李军 《通信技术》2015,48(10):1168-1173
模2n+1乘法(n=8、16)在分组密码算法中比较常见,如IDEA算法,但由于其实现逻辑复杂,往往被视为密码算法性能的瓶颈。提出了一种适用于分组密码算法运算特点的基于Radix-4 Booth编码的模2n+1乘法器实现方法,其输入/输出均无需额外的转换电路,并通过简化部分积生成、采用重新定义的3-2和4-2压缩器等措施以减少路径时延和硬件复杂度。比较其他同类设计,该方法具有较小的面积、时延,可有效提高分组密码算法的加解密性能。  相似文献   
2.
针对永磁同步电机的测速问题,提出关于增量编码器的变M/T归一化测速算法,并基于Xilinx FPGA板级系统完成算法设计与实现。通过分析M/T算法在低速范围的局限性,添加速度预测单元实时指导计数脉冲个数选取。为便于算法移植,在算法中引入归一化的设计思想。针对算法中使用较多的乘法器,引入Booth算法降低整体算法设计对FPGA片内DSP的依赖性。仿真结果表明,基于FPGA的变M/T归一化测速算法转速测量误差在±0.4 r/min内,测速响应时间不超过3 ms。  相似文献   
3.
信息动态     
<正>SEMICON China 2011——EVG推出EVG620HBL HB-LED全自动光刻系统EVG(Semicon China 2011,Booth 3101)为大批量制造高亮度发光二极管(HB-LED)、复合半导体及动力电子设备,推出了EVG620HBL——全自动光刻机系统。在经过实践验证的EVG光刻机平台基础上,成功打造了这款新型光刻系统,经优化后它带来  相似文献   
4.
马昕  鞠芳  田岚 《电子器件》2011,34(6):718-722
详细描述了四种基本的FPGA数字乘法器设计方法即阵列法、查找表法、移位相加法、Booth法的原理和实现过程.以4×4和16×16数字乘法器的设计为例,通过在AlteraFPGA芯片上的仿真与综合,给出了这四种数字乘法器的运算速度和占用逻辑资源情况.结果表明随着位宽的变化,各方法的相对效果会有变化,对于具有较宽数据位的乘...  相似文献   
5.
大数乘法器是密码算法芯片的引擎,它直接决定着密码芯片的性能.由此提出了一种改进的基4-Booth编码方法来缩短Booth编码的延时,并提出了一种三级流水线大数乘法器结构来完成256位大数乘法器的设计.基于SMIC0.18μm工艺,对乘法器设计进行了综合,乘法器的关键路径延时3.77ns,它优于同类乘法器.  相似文献   
6.
《合成纤维》2010,39(5):51-54
<正>法国丝培博公司(展台号:W2-A09)SUPERBA S.A.S(Hall W2,Booth A09)法国SUPERBA公司是世界著名的连续式热定型设备制造企业,在该领域有超过35年的生产制造经验,在全球占有绝对市场份额,是热定型技术的领  相似文献   
7.
周德金  孙锋  于宗光 《半导体技术》2007,32(10):871-874
设计了一种用于频率为200 MHz的32位浮点数字信号处理器(DSP)中的高速乘法器.采用修正Booth算法与Wallace压缩树结合结构完成Carry Sum形式的部分积压缩,再由超前进位加法器求得乘积.对乘法器中的4-2压缩器进行了优化设计,压缩单元完成部分积压缩的时间仅为1.47 ns,乘法器延迟时间为3.5 ns.  相似文献   
8.
讨论分析了传统Booth算法及改进二阶Booth算法的特点,提出一种适合多阶算法的一般通式及部分积的实现方法,可根据乘数的位宽采用不同的阶,一次扫描多位相邻的乘数位,由此最大限度地减少了部分积的数目,提高了乘法器的运算速度.  相似文献   
9.
FPGA中浮点乘法器的实现   总被引:2,自引:0,他引:2  
该文设计的适合于在FPGA中实现的乘法器结构,采用自定义的26位浮点数据格式,利用改进的基4Booth编码方式,以及CSA和4-2压缩器综合的Wallace 树形结构,在尾数的舍入中应用基于预测和选择的快速舍入方法,优化了乘法器的性能.最后给出在PFGA中的仿真结果,验证了设计的正确性,并和32位浮点数据格式的运算结果作比较,发现本设计不但减少占用FPGA内部资源,而且加快了运算速度.  相似文献   
10.
本文结合工作实际,阐述了GIS软件工程总体设计方法。通过对GIS软件工程设计方法的研究,达到优化GIS设计的目的。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号