首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   1678篇
  免费   47篇
  国内免费   28篇
工业技术   1753篇
  2023年   1篇
  2022年   2篇
  2020年   2篇
  2019年   3篇
  2018年   3篇
  2017年   8篇
  2016年   9篇
  2015年   13篇
  2014年   28篇
  2013年   39篇
  2012年   79篇
  2011年   101篇
  2010年   115篇
  2009年   153篇
  2008年   160篇
  2007年   201篇
  2006年   170篇
  2005年   161篇
  2004年   118篇
  2003年   127篇
  2002年   116篇
  2001年   46篇
  2000年   24篇
  1999年   20篇
  1998年   23篇
  1997年   8篇
  1996年   7篇
  1995年   12篇
  1994年   2篇
  1992年   1篇
  1991年   1篇
排序方式: 共有1753条查询结果,搜索用时 279 毫秒
71.
高速串行通信接口电路的CPLD实现   总被引:1,自引:4,他引:1  
利用CPLD芯片的大容量、可编程特性,设计了具有缓存功能的高速异步串行通信接口芯片,以满足日益提高的快速串行通信要求。着重介绍了该接口芯片的工作原理、硬件构成及部分模块的VHDL设计过程,并通过计算机仿真和实验证明了设计的正确性。  相似文献   
72.
VHDL(超高速集成电路硬件描述语言)在电子设计领域中已得到了广泛应用.在应用VHDL语言进行电路设计的过程中,注重电路结构综合质量优化也显得日益重要.从VHDL语言描述方法、系统设计规划和逻辑函数变换的角度,分析了VHDL设计中容易引起电路复杂化的原因,并提出了相应的解决方案.  相似文献   
73.
对于传统数据采集系统。由于每次采样占用DSP(Digital Signal Process)的时间,影响其数据处理及运算速度。在馈电终端单元的设计中。我们将FPGA(Field Programmable Gate Arrav)芯片与A/D芯片(MAXl25)相结合,实现成批数据的采集.并在同一FPGA芯片上实现了数字测频电路与系统控制电路。详述了上述功能的实现方法和仿真时序图。实验结果表明,在馈电终端单元中采用FPGA技术。降低了硬件外部连接的复杂程度,提高了系统的整体性能。  相似文献   
74.
分析了单个神经元神经网络(即感知器)的结构特征;介绍了自顶向下的FPGA的设计方法,并在QUARTUS^TM Ⅱ软件平台上实现了单个神经元的硬件神经网络.  相似文献   
75.
利用数字电路完成对SRD测速电路的设计,并用VHDL,语言进行描述,经过功能仿真,下载到一片FPGA上制成单片数字化测速电路,并在全数字化的SRD系统中使用了该专用测速芯片,其测速精度优良,测速速度优于单片机测速方法。  相似文献   
76.
基于CPLD的曼彻斯特编译码实现   总被引:6,自引:0,他引:6  
根据CPLD可编程技术具有功能集成度高,系统设计加快,设计灵活,可靠性高,费用低的特点,本文采用Al-tera公司的MAX+PLUSⅡ开发软件,用AHDL或VHDL语言实现测井系统中3508XA中的曼彻斯特(Manchester)编译码器进行,最终实验结果说明用CPLD可编程技术完全可实现曼彻斯特编译码器HD-15530的逻辑功能。  相似文献   
77.
一种基于FPGA的微处理器系统   总被引:2,自引:0,他引:2  
介绍了一种基于FPGA芯片的微处理器系统 ,阐述了系统的组成与设计原理 ,给出了主要的仿真结果 .该系统用VHDL语言设计 ,具有多种指令 ,可实现四位操作数的各种运算 ,可用于片上系统的控制模块 ,充分展示了FPGA的强大功能和优越特性 .  相似文献   
78.
何斌  罗文钦 《微机发展》2003,13(2):16-17
嵌入Internet都使用微控制器和相应的软件来实现,文章将介绍了一种基于硬件来实现嵌入WebServer的方案,该方案的核心思想是用VHDL语言来设计实现,并且用FPGA进行相应的验证,得出该方案的运行和处理速度远远优于使用微控制器。  相似文献   
79.
流水线设计方法及应用   总被引:2,自引:0,他引:2  
王景存  杨君  郭皓 《控制工程》2003,10(5):413-415,418
提出了一种流水线设计方法,介绍了VerilogHDL硬件描述语言的特点和QuartusⅡ设计软件,阐述了用流水线式的设计思想。以硬件描述语言设计的两种8位全加器为例,在QuartusⅡ设计软件的环境下仿真综合。并下载到实际系统中,模拟系统实际运行的最大频率,将两种设计方法进行比较。结果证明了采用流水线式的设计方法来提高系统的工作速度的可行性,而且此方法在高速系统设计中有良好的应用前景。  相似文献   
80.
基于FPGA的线性可变码位控制全数字锁相环的设计与仿真   总被引:3,自引:0,他引:3  
单长虹  邓国扬  孟宪元 《计算机仿真》2003,20(2):111-113,74
线性可变码位控制全数字锁相环(LVBC-DPLL)具有环路捕捉时间快的特点,该文介绍了以EDA技术作为开发手段的LVBC-DPLL的设计与实现,并分析了系统的稳态性能及仿真结果。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号