首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   87篇
  免费   10篇
  国内免费   19篇
工业技术   116篇
  2023年   1篇
  2022年   1篇
  2021年   2篇
  2019年   2篇
  2018年   3篇
  2016年   2篇
  2015年   3篇
  2014年   3篇
  2013年   3篇
  2012年   3篇
  2011年   5篇
  2010年   7篇
  2008年   4篇
  2007年   10篇
  2006年   13篇
  2005年   12篇
  2004年   6篇
  2003年   5篇
  2002年   5篇
  2001年   4篇
  2000年   3篇
  1999年   6篇
  1998年   4篇
  1997年   6篇
  1995年   2篇
  1990年   1篇
排序方式: 共有116条查询结果,搜索用时 15 毫秒
41.
一种改进的CMOS无稳态多谐振荡器   总被引:1,自引:0,他引:1  
设计了一种新颖的CMOS无稳态多谐振荡器,克服了传统设计中时钟占空比依赖于工艺参数的缺陷.改进的设计不仅能产生占空比为50%的时钟信号,而且能有效地预防电路闩锁.所有的改进几乎不增加电路的动态功耗,因此新设计有广泛的工程应用前景.  相似文献   
42.
王颖  陈禾 《电子测量技术》2007,30(10):54-57
BIST由于支持全速测试而成为延迟故障测试中引人关注的技术.确定性逻辑BIST(DLBIST)已成功应用于固定故障的测试中.由于DF的随机可测试性低于固定故障,故需要对DLBIST方法进行修改.DF测试需要测试向量对,因而与SAF相比,需要更多的映射与逻辑开销.本文针对广泛应用的所谓跳变故障模型,提出了用于跳变故障测试的DLBIST扩展方法,使用FJ产生向量对.实验结果表明,使用本文方法可以获得较高的故障测试效率.  相似文献   
43.
 Aim To present an ASIC design of DA-based 2-D IDCT. Methods In the design of 1-D IDCT is utilized a Chen-based fast IDCT algorithm, and multiplier accumulators based on distributed algorithm contributes in reducing the hardware amount and in enhancing the speed performance. Results and Conclusion VHDL simulation, synthesis and layout design of system are implemented. This 2-D IDCT ASIC design owns best timing performance when compared with other better designs internationally. Results of design prove to be excellent.  相似文献   
44.
在对变压器容性无功功率的电流积分法计算过程和误差原因深入分析的基础上,提出了改进的电流积分法,并结合某备用换流变的试验数据对两种计算结果进行了对比分析。  相似文献   
45.
兴仁换流站交流滤波器组开断方案   总被引:1,自引:0,他引:1  
以贵广Ⅱ回直流模型为基础,应用PSCAD/EMTDC仿真分析了滤波器小组断路器在不同的分断方式、不同的分闸时间下断口间过电压及容性电流的大小。结果显示,滤波器分闸时在断口之间的最大暂态过电压与电流基本呈一个反比关系;最佳分断角度为在电压角度为1000~1100或者280°~290°。  相似文献   
46.
庞龙  宇文英  陈禾 《半导体技术》2010,35(6):610-613
针对雷达系统小型化和低功耗的应用需求,提出一种宽带雷达数字接收机中数字下变频器的设计方法.通过采用系统采样频率等于输入信号中心频率4倍的采样技术,结合混频器的特殊实现结构以及半带FIR滤波器抽头系数的特点,经过详细的理论推导后,给出该方法具体的硬件实现结构,能够显著降低数字下变频信号处理的复杂程度,有效减少对硬件逻辑资源,尤其是硬件乘法器的消耗.该方法在FPGA中实现时,与使用传统方法设计的数字下变频器相比,硬件逻辑资源消耗减少83.65%,功耗降低约110 mW.最后,设计实例结果验证了设计方法的正确性以及很好的工程实用性.  相似文献   
47.
高速接地开关抑制超、特高压输电线路潜供电流的研究   总被引:4,自引:4,他引:0  
陈禾  陈维贤 《高电压技术》2010,36(7):1601-1604
为提高单相重合的成功率,进行了在不设并联电抗器的超、特高压短线路中借高速接地开关的分流和疏导功能来抑制潜供电流的研究。单相开断和线路两侧高速接地开关的闭合,形成后者与故障电弧通道对避雷线的3点并联接地方式,潜供电流的静电感应分量将因分流而被抑制。由于全线架设避雷线,闪络后的接地电阻实际上等于所有杆塔包括两侧变电所地网在内的全部接地电阻的并联值,它因很小而不起限流作用。分析表明,弧道电阻的限流作用亦可不计,但可显著增强接地开关的分流功能;在弧道电阻为零的最不利情况下,3点分流亦可将静电感应电流抑至低于原来的1/3,而且两侧高速接地开关的接地与线路漏抗形成平衡的电桥通道,使从线路终端返回的3倍零序电流被从桥臂导通,通过检流计支路即故障点的电磁感应电流就被抑制。最后,列出了接地开关电流的计算公式,同时指出,不容许只在线路一侧设置接地开关,因为电磁感应电流将会显著增大而使熄弧成为不可能。  相似文献   
48.
抛光的氧化铝晶体表面在玻璃熔融温度和CaO-Al2O3-SiO2(CAS)系玻璃长时间作用下,表面上的几何缺陷全部消失,只剩下结构缺陷,通过DTA、XRD、SEM和EDAX研究,发现在同样的热处理制度下,从CAS系玻璃相接触的氧化铝晶体表面处生长出来的晶体层很薄,且主要是由氧化铝晶粒组成;而从玻璃表面处生长出来的晶体层却很厚,且呈均匀的细柱状晶分布,说明玻璃表面处的非均匀形核速率和生长速率大于风化铝晶体表面处的非均匀形核速率和生长速率,非均匀形核的主要位置是表面处的结构缺陷.形核速率更动力学势垒△GD的影响较大,而受热力学势垒W*的影响较小。氧化铝晶粒不能作为CAS系玻璃晶化时的异质晶核使用。  相似文献   
49.
500kV断路器并联电容器的现场高电压介质损耗测量   总被引:2,自引:1,他引:1  
彭翔  陈禾  夏谷林  陈伟  黄昉  张飚 《高电压技术》2011,37(10):2378-2384
断路器电容器电容及介损测量是保证断路器安全稳定运行的一项重要工作。现场测量存在感应电场严重干扰的问题,而且目前出现越来越多500kV断路器电容器按照南网预试规程在10kV测试电压下介损值超标而返厂测试又合格的情况。为解决以上问题,对改变试验电源频率来实现对现场感应电场干扰的屏蔽、电容器介损随电压的变化关系进行了理论分析...  相似文献   
50.
基于FPGA的连通域标记设计与实现   总被引:1,自引:0,他引:1  
提出了一种基于FPGA的连通域标记电路设计方案.该方案不仅满足了实时、高精度等要求,还特别增加了虚警剔除的功能.该硬件设计方案采用单次逐像素扫描法,该法通过对图像进行一次逐像素扫描,将标记与参数并行处理,最后根据统计出来的连通域及参数信息实现虚警剔除.相比较其它的硬件实现方案,该设计方案具有显著优势,通过优化标记与参数处理,该方案更适合硬件的并行处理特性;去除了第二次逐像素扫描,使得处理时间变短,资源占用率变小.仿真结果表明:若图像大小为M×N,临时标记区域上限为L,则标记完一幅图像总时钟周期为(M×N×2+L×4).该方案已在单片Virtex-Ⅱ系列FPGA中实现,并作为关键电路应用于舰船图像检测系统中.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号