首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   19篇
  免费   15篇
  国内免费   3篇
工业技术   37篇
  2022年   1篇
  2021年   2篇
  2019年   3篇
  2017年   2篇
  2014年   1篇
  2013年   1篇
  2012年   1篇
  2011年   1篇
  2010年   3篇
  2009年   2篇
  2008年   5篇
  2007年   2篇
  2006年   3篇
  2005年   5篇
  2003年   2篇
  2002年   1篇
  1995年   1篇
  1993年   1篇
排序方式: 共有37条查询结果,搜索用时 15 毫秒
21.
22.
柴小丽  奚军  吕姭  王钢 《计算机工程》2002,28(1):228-230
介绍一种在CPCI总线上,基于TMS320C6701DSP的信号处理模块的设计和实现,该模块可以作为一种高性能通用信号处理硬件平台,为军事、工业、通信和医疗等许多领域提供服务。  相似文献   
23.
在嵌入式多处理器系统互联中,为满足大量实时数据的传输,要求互联总线具备高带宽、低延迟、高可扩展性和高可靠性等特点,导致传统的共享总线方式成为数据交互的瓶颈。该文对比分析当前流行的互联总线技术,研究StarFabric互联技术的特点,包括网络拓扑结构设计和StarFabric软件技术等,设计并实现基于高速总线的简单通信协议。通过实际应用测试验证其具有高带宽、低延迟的特点。  相似文献   
24.
针对Ceph存储系统面对小文件存储时存在元数据服务器性能瓶颈、文件读取效率低等问题.本文从小文件之间固有的数据关联性出发,通过轻量级模式匹配算法,提取出关联特征并以此为依据对小文件进行合并,提高了合并文件之间的合理性,并在文件读取时将同一合并文件内的小文件存入客户端缓存来提高缓存读取命中率,经过实验验证本文的方案有效的提高了小文件的访问效率.  相似文献   
25.
适度并行嵌入式计算机体系结构研究   总被引:3,自引:0,他引:3       下载免费PDF全文
柴小丽  奚军  倪明 《计算机工程》2008,34(5):283-284,F0003
通过分析传统的嵌入式计算机体系结构和高端应用需求,提出一种开放式、模块化的嵌入式计算机体系结构。该结构支持适度并行计算、数据和信号的综合处理、冗余结构、动态加载等功能,能够满足新一代嵌入式计算机对高性能、高集成度和高可靠性的要求。  相似文献   
26.
基于SRIO的多DSP并行信号处理系统   总被引:1,自引:0,他引:1       下载免费PDF全文
利用SRIO作为系统内部互联总线,以集成了SRIO接口的TMS320C6455为核心处理器,设计一种多DSP并行信号处理系统.该方案不仅有效解决系统连接的瓶颈,而且实现拓扑结构可重构,大幅度提高了系统的信号处理能力.该文分析该系统的设计思路,给出硬件结构,并结合实际应用验证了该系统的高带宽、可重构特点.  相似文献   
27.
李波  李承伟  倪明  吴荣泉  柴小丽 《计算机工程》2005,31(16):205-206,227
采用一种适当的系统互连技术构建一个高带宽、低延迟、可伸缩的互连系统是当前并行,分布式处理的趋势。可伸缩一致性接口(SCI)是一种高性价比的系统互连解决方案。该文对SCI作了一些简单介绍,然后提出了一种嵌入式SCI互连系统。  相似文献   
28.
新型总线技术——RACEway和RapidIO概述   总被引:2,自引:0,他引:2  
从传统的总线技术开始,主要介绍了两种新型的总线技术:RACEway和RapidIO及二者的比较,并探讨了其在实时应用系统中的未来发展趋势。  相似文献   
29.
基于异构冗余架构的择多表决机制实现了拟态防御系统的容错机制.在拟态通用运行环境(Mimic Common Operating Environment,MCOE)中.由外部表决模块对异构执行体响应数据进行大数表决来实现这一机制.为完善表决机制,提高表决速度,本文提出了基于历史表现安全性和异构置信度的大数表决机制和并行聚类算法.改进的大数表决机制有效地修补了简单大数表决机制存在的无法产生表决结果以及忽视执行体本身安全性和相关性的问题;并行聚类算法解决了表决过程中数据闲置的问题,显著提高了表决速度.此外为了保证数据比对的可靠性,本文设计了针对结构化,非结构化(图像、音频、视频)数据的特定处理流程.  相似文献   
30.
一种基于RapidIO接口的嵌入式系统   总被引:3,自引:3,他引:0       下载免费PDF全文
针对嵌入式系统的高速通信需求,提出一种基于RapidIO接口的嵌入式系统,该方案以Xilinx的FPGA以及PowerPC嵌入式CPU为平台,建立RapidIO IP核与嵌入式系统的硬件和软件接口,对其功能进行验证.给出硬件结构图及关键部分的设计思路.采用逻辑仿真与物理仿真证明了方案的有效性.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号