首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   85354篇
  免费   6144篇
  国内免费   2886篇
工业技术   94384篇
  2024年   214篇
  2023年   1248篇
  2022年   1749篇
  2021年   2960篇
  2020年   2290篇
  2019年   1981篇
  2018年   2216篇
  2017年   2469篇
  2016年   2316篇
  2015年   2918篇
  2014年   3993篇
  2013年   5050篇
  2012年   5244篇
  2011年   5517篇
  2010年   4898篇
  2009年   4713篇
  2008年   4465篇
  2007年   4402篇
  2006年   4648篇
  2005年   4132篇
  2004年   2783篇
  2003年   2497篇
  2002年   2192篇
  2001年   2018篇
  2000年   2282篇
  1999年   2556篇
  1998年   2381篇
  1997年   1875篇
  1996年   1706篇
  1995年   1437篇
  1994年   1207篇
  1993年   874篇
  1992年   650篇
  1991年   538篇
  1990年   401篇
  1989年   363篇
  1988年   311篇
  1987年   167篇
  1986年   154篇
  1985年   103篇
  1984年   91篇
  1983年   59篇
  1982年   57篇
  1981年   50篇
  1980年   37篇
  1979年   32篇
  1978年   13篇
  1977年   33篇
  1976年   16篇
  1975年   15篇
排序方式: 共有10000条查询结果,搜索用时 468 毫秒
101.
High-performance and power-efficient CMOS comparators   总被引:1,自引:0,他引:1  
Several design techniques for high-performance and power-efficient CMOS comparators are proposed. First, the comparator is based on the priority-encoding (PE) algorithm, and the dynamic circuit technique developed specifically for the priority encoder can be applied. Second, the PE function and the subsequent logic functions are merged and efficiently realized in the multiple output domino logic (MODL) to result in a shortened logic depth. The circuit in MODL CMOS is also compact and power efficient because few transistors are needed. Third, the multilevel look-ahead technique is used to shorten the path of priority-token propagation. Finally, the circuit is realized with a latch-based two-stage pipelined structure, and the comparison function is partitioned into two parts, with each part executed in each half of the clock cycle in a delay-balanced manner. Post-layout simulation results show that a 64-b comparator designed with the proposed techniques in a 3-V 0.6-/spl mu/m CMOS technology is 16% faster, 50% smaller, and 79% more power efficient as compared with the all-n-transistor comparator, which is the fastest among the conventional comparators. Measurement results of the test chip conform with simulation results and prove the feasibility of the proposed techniques.  相似文献   
102.
A 2-GHz direct-conversion receiver for wide-band code division multiple access (WCDMA) is presented. It includes two low-noise amplifiers (LNAs), an I/Q demodulator, and two sixth-order baseband channel select filters with programmable gain. Quadrature local oscillator (LO) signals are generated on chip in a frequency divider flip-flop. An external interstage filter between the LNAs rejects transmitter leakage to relax demodulator linearity requirements. A low-voltage demodulator topology improves linearity as well as demodulator output pole accuracy. The active-RC baseband filter uses a programmable servo loop for offset compensation and provides an adjacent channel rejection of 39 dB. Programmable gain over 71-dB range in 1-dB steps is merged with the filter to maximize dynamic range. An automatic on-chip frequency calibration scheme provides better than 1.5% corner frequency accuracy. The receiver is integrated in a 0.13-/spl mu/m CMOS process with metal-insulator-metal (MIM) capacitors. Measured receiver performance includes a 6.5-dB noise figure, IIP2 of +27 dBm, and IIP3 of -8.6 dBm. Power consumption is 45 mW.  相似文献   
103.
大庆长垣西侧扶杨油层油水同层形成及识别   总被引:1,自引:0,他引:1       下载免费PDF全文
结合松辽盆地大庆长垣西侧扶余、杨大城子油层的勘探实践,从顶生下储的特殊成藏原理出发,详细地讨论了扶余、杨大城子油层的油水层形成机理,提出了2种形成模式。认为扶杨油层的油水同层是在以上覆烃源岩的超压为驱动力的成藏条件下形成,油水混合运移注入储层,由于储层的孔喉小,油水重力分异不好,造成孔隙存油,喉道存水。这种低渗透储层孔隙结构复杂,含油饱和度低,油水在孔隙中分布状况特殊,使得电阻率等曲线反映流体的信息变弱,造成油水层识别变难。为此提出多参数降维油气水层识别方法,经实际应用取得较好的效果。   相似文献   
104.
四川盆地大多数气藏属于裂缝孔隙型气藏,气藏非均质性强.经典的径向均质复合试井解释模型与气藏实际情况不相符,解释结果与实际地质情况出现抵触现象.针对这种情况,建立了多区双重孔隙介质复合地层模型,求得了该模型的拉氏空间解,分析了其典型的压力动态特征,并对影响因素可能对曲线产生的影响进行了分析.  相似文献   
105.
居浩  黄晓明 《石油沥青》2006,20(4):54-60
微表处技术是一种性能优良的路面养护技术。首先检验了微表处用原材料的技术指标,在满足规范的要求下选择了三种不同级配,并对三种不同级配的微表处混和料的使用性能进行了比较。  相似文献   
106.
150℃测试温度下,以1,2,4-三氯苯为溶剂,采用示差折光指数器,毛细管黏度计双检测器联用凝胶渗透色谱技术测定了聚乙烯的相对分子质量及其分布。与常规凝胶渗透色谱法对比,该方法不仅能直接得到聚乙烯较精确的相对分子质量和分布形态,同时可以得到聚乙烯的特性黏数分布。  相似文献   
107.
新会计准则对会计准则质量的影响   总被引:4,自引:0,他引:4  
年初,国家财政部发布了新的会计准则,这是中国会计准则建设史上的重大事件。新会计准则体现出会计准则质量的几个重要标准,提高了中国会计准则的质量。同时,分析新会计准则质量方面仍存在的一些不足。  相似文献   
108.
109.
催化精馏合成N-异丙基苯胺   总被引:3,自引:2,他引:1  
在Joback基团贡献法估算反应的G ibbs函数的基础上,得到了异丙醇与苯胺合成N-异丙基苯胺的平衡常数与反应温度的关系式。研究了回流比、异丙醇与苯胺的摩尔比、塔釜操作温度、苯胺进料口位置距塔顶的距离对异丙醇与苯胺催化精馏合成N-异丙基苯胺的影响,确定了适宜的工艺条件:回流比2.5~3.5、异丙醇与苯胺的摩尔比1.5、塔釜操作温度223℃、苯胺进料口位置距塔顶300~400mm。在优化条件下,苯胺的转化率可达到99%,N-异丙基苯胺的选择性可达到99.5%,N-异丙基苯胺的质量分数可稳定在98.8%以上。  相似文献   
110.
Variable block-size motion estimation (VBSME) has become an important video coding technique, but it increases the difficulty of hardware design. In this paper, we use inter-/intra-level classification and various data flows to analyze the impact of supporting VBSME in different hardware architectures. Furthermore, we propose two hardware architectures that can support traditional fixed block-size motion estimation as well as VBSME with less chip area overhead compared to previous approaches. By broadcasting reference pixel rows and propagating partial sums of absolute differences (SADs), the first design has the fewer reference pixel registers and a shorter critical path. The second design utilizes a two-dimensional distortion array and one adder tree with the reference buffer that can maximize the data reuse between successive searching candidates. The first design is suitable for low resolution or a small search range, and the second design has advantages of supporting a high degree of parallelism and VBSME. Finally, we propose an eight-parallel SAD tree with a shared reference buffer for H.264/AVC integer motion estimation (IME). Its processing ability is eight times of the single SAD tree, but the reference buffer size is only doubled. Moreover, the most critical issue of H.264 IME, which is huge memory bandwidth, is overcome. We are able to save 99.9% off-chip memory bandwidth and 99.22% on-chip memory bandwidth. We demonstrate a 720-p, 30-fps solution at 108 MHz with 330.2k gate count and 208k bits on-chip memory.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号