排序方式: 共有261条查询结果,搜索用时 531 毫秒
61.
62.
CAVLC是H.264/AVC标准新引入的一项重要特性。通过对已有游程编码结构的分析和改进,提出了一种可满足H.264/AVC实时编码应用的高效CAVLC编码结构。该结构采用优化的数据处理顺序,提高了系统的吞吐率。同时利用算术结构设计代替查找表所需的ROM,降低了设计的硬件成本。在133 MHz频率约束下采用0.18 um工艺的综合结果表明,所需的逻辑门数为13 114,以较少的逻辑资源实现了HD1080@30fps的实时处理. 相似文献
63.
65.
雷达目标三维特征的提取与识别研究 总被引:2,自引:1,他引:1
以逆合成孔径雷达(ISAR)成像技术和计算机视觉理论为基础,提出了一套新的从动态目标ISAR成像序列中提取目标散射点三维结构信息,以此作为目标特征的识别方法。这一研究方法包含了4个重要环节:动态目标的ISAR像序列的获得;“散射点像元”质心的检测、跟踪和匹配;基于光流分析的目标散射点三维结构特征的提取;目标三维特征的识别。由于经过了时间和空间上信息的积累,目标的散射点的三维结构特征具有稳定和直观的特点。作为一种新的目标识别的依据是很有效的,且只需要较少的训练样本就可以获得较高的识别率。 相似文献
66.
本文根据微分长度绕射系数法的思想,采用适于任意观察方向的等效电流的严格渐近表达式。推得到了可有效地表示有边缘理想导体散射远场与入射场之间关系的微分边缘绕射系数。文中采用微分边缘绕射系数计算了几种不同形状的理想导体平板的雷达散射截面,获得了与实验结果相吻合的计算结果,并且在工程计算的实用性方面显示出了优越性。 相似文献
67.
适用于CCSDS标准的RS(255,223)码编码器设计* 总被引:1,自引:0,他引:1
研究了在CCSDS标准下RS编码器的时域编码方法。分析了RS码的编码原理,基本单元电路设计,包括有限域加法器和乘法器,并着重阐述了自然基下常系数并行乘法器的实现方法。在此基础上,选用系数对称的生成多项式,在QuartusⅡ5.0编译环境下设计了RS(255,223)对称结构的编码器,节约了硬件资源,给出了仿真结果图,经检验输出结果正确。采用此方法设计的RS(255,223)编码器具有控制单元简单、模块结构规则,易于FPGA实现,可用于高速场合等特点。 相似文献
68.
70.