首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
基于CPLD的高速脉冲信号采集系统设计   总被引:1,自引:0,他引:1  
介绍了一种基于CPLD(复杂可编程逻辑器件)的高速脉冲信号采集系统的设计与实现方案.该系统最大的特点是对离散脉冲信号的幅值进行采样,采样过程完全由CPLD控制,无需CPU干预.采用VHDL语言与模块化的设计思想设计了A/D采集控制模块、数据存储控制模块、微处理器接口模块,实现了多个串行ADC的同步脉冲采样与数据的实时存...  相似文献   

2.
为实现高速、高精度、多通道的前端实时数据采集,设计了一种基于ARMLPC1788的多路电量采集与处理系统。同时,设计了模拟信号调理电路,确保传感器信号无失真的采样。软件系统采用模块化设计,分为数据采集、数据存储和数据串口发送。实现了电压信号的数据采集、A/D转换、数据存储和数据串口发送。实验表明,该方案的数据采集系统具有性能稳定、实时性强、采样速率高、精度高、集成度高、扩展灵活等特点。  相似文献   

3.
介绍了声卡的技术参数和硬件结构以及声卡数据采集系统的软件实现方式。用计算机声卡代替普通采集卡作为硬件,用数据分析和处理功能强大的工程实用软件LabVIEW作为软件开发平台,设计了一个较高采样精度、中等采样频率、灵活性好的数据采集系统,实现数据采集、显示、存储与信号分析(时域分析和频域分析)等功能,并以此为平台实现了地震信号的外触发和连续方式的采集,该系统已用于实验课程的教学中。  相似文献   

4.
SEP3203是东南大学自主研发的基于ARM7TDMI的一款微处理器.系统在该处理器的控制下通过FPGA实现对信号的A/D采样和采样后的数据存储.采样数据经过FPGA的算法处理后,SEP3203处理器通过DMA方式将运算结果存储到片外SDRAM,SEP3203与FPGA的数据通信遵循SRAM时序.通过两组FIFO存储A/D数据,系统实现了信号的不间断采集和信号处理的流水线操作.  相似文献   

5.
基于FPGA的高速连续数据采集系统的设计   总被引:11,自引:10,他引:11  
本文提出了一种用于雷达回波信号采集的高速数据采集系统。该系统实现了对数十兆赫的回波信号进行连续的采样和存储。系统通过FPGA控制数据连续采集、缓冲,通过PCI9056将缓冲区数据转移到硬盘管理卡,由硬盘管理卡将数据存入海量硬盘阵列。  相似文献   

6.
针对现代脉冲雷达信号特点和脉冲式采集记录系统的具体需求,在详细分析了脉冲式采集与记录特性的基础上,提出了一种适合于脉冲雷达中频信号高速采集记录系统的实现方案,在此基础上完成了系统的设计与实现,并进行了有效的测试.系统能够适应脉冲雷达伪码测距和避盲时的信号时序关系,以脉冲突发式采集,连续性传榆与存储的方式,完成了200MHz突发采样速率下的目标回波信号的高速采集、传榆与存储.  相似文献   

7.
基于FPGA的DMA方式高速数据采集系统设计   总被引:7,自引:0,他引:7  
何琼  陈铁  程鑫 《电子技术应用》2011,37(12):40-43
提出了一种基于FPGA的DMA方式高速数据采集系统设计方案.该方案由底层控制器提供精确采样时序,保证ADC器件的采样吞吐;采用支持PCI协议的DMA方式的数据采集机制,优化数据采集存储及向上位机交互方式,以确保采集数据的高实时性.该方案具有良好的移植性,可应用于采样速率高、数据采集量大、数据实时性要求高的数据采集系统.  相似文献   

8.
导航雷达回波信号的实时采集与回放   总被引:1,自引:0,他引:1  
本文设计并实现了一种导航雷达回波信号的采集方法.在分析采样信号特性及雷达性能参数的基础上,采用PXI系统构建实时采集导航雷达回波信号的硬件平台.在此基础上,利用VC++6.0开发基于Windows操作系统的采集软件,并指出实现过程中的关键问题和解决方案.通过渤海湾某海域的岸基采样实验,证明采样方案的有效性和基于PXI技术采样平台的可靠性.  相似文献   

9.
基于虚拟仪器的超声波检测系统的研制   总被引:1,自引:0,他引:1  
本文研制了一种基于虚拟仪器的超声波检测系统.采用TI公司的TMS320C5402DSP处理器,设计了超声波检测系统的硬件电路,提出了超声检测信号的处理算法,并编写其软件:采用NI公司的虚拟仪器开发平台LabVIEW开发设计超声检测系统上位机各软件功能模块.该系统能够实现被测物体回波信号的采集、显示、存储及处理等功能,在碳素钢锻件、焊缝、复合钢板等的缺陷检测上具有应用价值.  相似文献   

10.
数字示波表中超高速数据采集系统的设计   总被引:1,自引:1,他引:0  
针对数字示波表的数据采集系统接口复杂、采集速度高、单片机难以实现等特点,介绍了一种以CPLD为核心的超高速数据采集系统设计方案。该方案采用高速A/D转换器、双片高速FIFO芯片来实现数字示波表中信号的不间断采样和存储,利用等精度测频技术自动生成FIFO的写入时钟,实现滤除冗余数据的功能。分别对A/D转换器、FIFO存储器、数据处理单元之间的逻辑接口电路以及测频原理、分频算法等进行了详细介绍。仿真结果表明,该设计完全满足数据采集系统的要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号