共查询到17条相似文献,搜索用时 125 毫秒
1.
测试系统中的信号采集是系统的一个重要环节;文章提出了一种基于FPGA的高速模拟信号采集卡,采用Verilog HDL实现FPGA内部逻辑电路设计,采用AD7938实现ADC采样模块;总线选择BLVDS,FPGA完成BLVDS总线上数据的接收、发送以及数据的缓存,上位机指令和板卡反馈数据依照Modbus协议进行传输,C8051F120完成对FPGA内部BLVDS接收电路缓存数据的读取,根据上位机指令对AD7938控制寄存器以及影子寄存器进行控制,并启动BLVDS驱动电路完成数据的发送;实验结果表明:通信速度快、稳定、可靠,电压采集的结果控制在±0.10V允许范围内。 相似文献
2.
3.
4.
ARINC429是一种可靠性高、抗干扰能力强的航空通信总线,在航空工业领域得到了非常广泛的应用。提出了一种基于FPGA以及总线接口芯片的系统应用方案,设计了一款多通道、用于ARINC429总线接口的测试系统,意在实现具备ARINC429总线设备的自动化测试并提高测试效率。着重阐述了系统的架构设计、FPGA的逻辑设计、总线接口芯片的硬件设计以及时序的分析与设计,最后对接口芯片的时序、ARINC429总线的信号质量、系统功能进行了验证与测试。经测试,系统进行多通道收发时数据可靠,在不同速率下通信稳定。 相似文献
5.
6.
7.
王子健 《计算机测量与控制》2015,23(2):558-560
船舱监控系统配置多种信号监测设备,需要对各种信号监控设备的交互数据进行实时采集和处理,提出一种基于FPGA FIFO处理单元的多路CAN总线的高速通信设计;采用多路隔离CAN总线通道的设计方法,利用FPGA实现CAN总线数据、地址及控制信号的统一管理,并在FPGA中引入FIFO处理单元,有效扩展CAN总线接收数据的存储深度,规避大量信息的频繁处理对计算机处理系统造成的负担,实现实时操作系统上的高速报文交互;试验测试证明,该设计有效提高多路CAN总线通信的极限速率,合理优化计算机系统中断资源分配方式,降低CAN总线通信的中断频率。 相似文献
8.
总线型低压差分信号(BLVDS)是一种性能优良的物理层接口标准。本文介绍一种基于总线型LVDS的通信系统方案,以及利用FPGA芯片实现系统核心模块的设计方法。该方案可广泛使用在高速通信领域,具有较高的应用价值。 相似文献
9.
10.
总线型低压差分信号(BLVDS)是一种性能优良的物理层接口标准.本文介绍一种基于总线型LVDS的通信系统方案,以及利用FPGA芯片实现系统核心模块的设计方法.该方案可广泛使用在高速通信领域,具有较高的应用价值. 相似文献
11.
针对RS-422接口与1553B总线接口无法直接进行高可靠性数据通信,提出了一种基于BU-61580总线控制器的接口及容错设计;设计采用1553B接口芯片BU-61580,通过FPGA控制完成了RS-422与1553B的接口控制及二者之间的数据处理;在硬件接口设计的基础上,设计IP-CORE完成BU-61580的芯片配置,并通过增加容错设计提高了总线控制器数据通信的可靠性;经测试结果显示,计算机通过总线控制器与RT终端通信稳定、可靠,并应用于某测试系统中。 相似文献
12.
该文提出一种在RS-232串行接口总线和GPIB通用接口总线之间实现双向数据通信的方案。在该通信方案设计中,单片机PIC18F4620作为控制单元,完成上述两种总线数据的处理及相互转换;TNT4882作为GP1B专用接口芯片,完成GPIB信号的编译与解码;MAX232用于5VTTL/CMOS电平与12VTIA/EIA232电平之间的相互转换。文中介绍了RS-232总线和GPIB总线的特点及应用;讨论了转换接口的硬件构成及电路原理;阐述了接口电路的软件设计过程。 相似文献
13.
介绍了CAN总线的优良性能,给出了针对DSP运动控制器的CAN总线系统结构框图。主要完成了对TMS320LF2407A运动控制器上CAN总线硬件接口电路的设计和软件的实现。实现了对TMS320LF2407A的CAN总线通信软件的模块化设计,并用实验验证其正确性。在此基础上,CAN总线通信的实现只需要修改相应的几个寄存器即可,大大降低了软件设计的周期,也为DSP的CAN总线硬件电路的设计提供了参考。 相似文献
14.
以AT89C52微处理器核心设计了智能多参数测控系统,通过MAX125对多路参数的采集,采用CAN总线构成数据通信接口。给出了系统硬件结构图、数据采集和CAN总线接口原理图,及CAN总线通信流程与程序核心C语言语句。系统硬件结构简单,通过工业局域网以网络通信的方式进行数据通信,实现对温度、湿度、压力、流量、电压、电流、距离、速度等多种参数的测量,并可对其中必要的参数进行控制,满足现代测控技术的需要。 相似文献
15.
16.
程序在现场能够升级是自动化装置的一个很重要的功能.不仅主板上的CPU程序能够升级,IO子板上的FPGA程序也要能够升级.一般把主板上的CPU的USB接口连到装置面板上,通过U盘直接升级程序,该功能使用较普遍.详细介绍了使用BLVDS总线来实现自动化装置的IO子板上FPGA的程序升级的方法.主板上的CPU读取U盘里的子板FPGA的程序并通过BLVDS总线写到子板上的串行Flash里,由子板上的CPU对FPGA进行编程.实验结果表明,该方法简便有效,很好地实现了IO子板上FPGA程序的升级功能. 相似文献