首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 31 毫秒
1.
卢策吾  刘小军  方广有 《电子学报》2011,39(9):2204-2206
 本文提出一种基于压缩感知的探地雷达数据压缩采集方法,实现实时的采样数据压缩,无需采集完所有数据后再压缩,采样与压缩同时进行,从而大大减小了实时采样的存储压力.探地雷达的采样信号被压缩投影到由Mersenne Twister 算法生成随机矩阵,实现压缩.该方法实现了小计算量的实时压缩,并且硬件实现简单.本文使用half-quadric的方法求解感知压缩模型中的l1凸优化,快速实现数据重构.实验表明,本文方法能将探地雷达数据压缩把到原来的1/15,大大减小实时采样存储压力.  相似文献   

2.
基于等效和实时采样的数字示波器设计   总被引:1,自引:0,他引:1  
基于数字示波器的基本原理,以单片机和FPGA组成的最小系统为控制核心,实现了普通示波器对被测信号的采样、存储与回放,并且增加了等效采样和采样保持功能,极大地提高了系统的测量范围.该系统具有实时采样和等效采样两种方式,以不大于1 Ms/s的A/D转换实现200 MS/s的等效采样率对输入1 Hz~10 MHz,Vp-P为2 mV~8 V的信号进行采样处理,并能进行单次触发,自动和存储,榆出波形.  相似文献   

3.
该文针对大瞬时带宽的宽带雷达回波信号中频直接采样需要解决的采样速率和高速海量数据实时连续存储等问题,首先根据带通信号无混叠采样条件确定了系统的采样速率,并依此提出了数字正交解调、缓存与高速实时无丢失存储等方案并进行了设计与实现。研制的中频信号高速采集实时存储系统基于机架服务器平台,采用QDRII SRAM 作为缓存,以PCIe 接口为数据传输通道。系统在某相控阵雷达实验平台中得到应用,通过外场实测,性能良好,为宽带雷达回波中频直接采集提供一种可行的实现方法。   相似文献   

4.
段小芳  刘丹 《通信技术》2020,(5):1174-1178
针对无线网络技术研究中对大数据实时存储和国产化需求,在Qt平台下利用内存映射技术,设计实现了一种针对大数据的实时存储方案,可实现对无线网络中频采样数据和解调解码数据的实时存储。并通过设计有效的索引机制,极大的提高了后续离线数据分析时的数据搜索效率。最后通过测试代码对该内存映射文件存储技术进行了实验验证。  相似文献   

5.
王栋  张俊涛   《电子器件》2009,32(3):631-633,637
基于SOPC的数字示波器,结合FPGA和软核NIOSⅡ的优势,采用实时采样和等时效采样两种方法实现对较高频率的测量,系统结构设计中尽量采用低耗时的数据传输方式并充分利用DE1中的资源,采用VGA方式显示波形.该系统测量频率范围为10 Hz~1.5 MHz,实时采样速率≤1 Msample/s,等效采样速率≥200 Msample/s,该系统实现了采样频率的自动调整、数据存储等功能,并具有高速、实时、高频测量准确可靠、便携等特点,具有很好的性能与实用性.  相似文献   

6.
高速信号采集记录仪设计   总被引:1,自引:0,他引:1  
针对高速信号实时采集存储的需求,设计了一种高速信号采集记录仪。记录仪通过高速A/D转换器对信号进行采样,并实时存入NAND FLASH存储阵列中。为提高数据存储速率,综合采用并行总线、交错双平面页编程、多级流水线等技术,大幅提升FLASH的写入速度。记录仪可实现8bit、200MSPS的采样速率,并可将速率为200MB/s的采样数据实时存储。  相似文献   

7.
李宛州 《电子学报》2001,29(7):940-942
为解决远程超宽带雷达信号直接采样问题,提出了1Gsps超高速实时采样设计方案,采用全新的数据降频设计思想实现1ns写入的并行存储器系统结构.在考虑改善因子对A-D动态范围要求时,论述了随机采样原理结合ps级时间轴展宽技术实现12位5Gsps等价采样系统的设计方法,对宽频带雷达信号处理、数字存储示波器、频谱分析仪等领域有重要应用价值,提出的原理实际应用于高速数字存储示波器系统设计中.  相似文献   

8.
存储深度决定了数字存储示波器能够连续采集信号的最大时长,也决定了示波器在各个时基档位的实时采样率,提高存储深度有助于提高示波器的连续捕获时间和实时采样率。文章采用SRAM进行数据存储,利用FPC.A接收采样率为1Gsps的ADC的采样数据及控制SRAM的读写等,实现了采样率为1Gsps、存储深度为IM的深存储功能设计。  相似文献   

9.
基于FPGA的SAR信号存储与预处理模块设计与实现   总被引:1,自引:0,他引:1  
随着FPGA技术的迅速发展,FPGA超强的并行处理能力使得它在SAR信号处理等高速实时信号处理领域起到越来越重要的作用.本文通过一个以FPGA为核心处理器的星载SAR信号存储与预处理系统为例,采用模块化的设计思想,灵活、高效的实现了对2GB SAR信号的多通道、大规模存储管理、FIR滤波与降采样等预处理功能.其中,重点介绍了三端口非透明型SDRAM控制器模块和滤波降采样模块的设计与实现.  相似文献   

10.
基于数字示波器的基本原理,以单片机和FPGA组成的最小系统为控制核心,实现了普通示波器对被测信号的采样、存储与回放,并且增加了等效采样和采样保持功能,极大地提高了系统的测量范围。该系统具有实时采样和等效采样两种方式,以不大于1Ms/s的A/D转换实现200MS/s的等效采样率对输入1Hz-10MHz,yp-p为2mV-8V的信号进行采样处理,并能进行单次触发,自动和存储/输出波形。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号