首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 31 毫秒
1.
为探索与国内VLSI制造工艺兼容的新型SOI LIGBT/LDMOS器件与PIC的设计理论和工艺实现方法,首次提出含有抗ESD二极管的集成SOI LIGBT/LDMOS器件截面结构和版图结构,并根据器件结构给出了阻性负载时器件的大信号等效电路.探讨了该结构器件的VLSI工艺实现方法,设计了工艺流程.讨论了设计抗ESD二极管相关参数所需考虑的主要因素,并给出了结构实现的工艺控制要求.  相似文献   

2.
集成抗ESD二极管的SOI LIGBT/LDMOS器件结构及其制作方法   总被引:1,自引:0,他引:1  
为探索与国内VLSI制造工艺兼容的新型SOI LIGBT/LDMOS器件与PIC的设计理论和工艺实现方法,首次提出含有抗ESD二极管的集成SOI LIGBT/LDMOS器件截面结构和版图结构,并根据器件结构给出了阻性负载时器件的大信号等效电路.探讨了该结构器件的VLSI工艺实现方法,设计了工艺流程.讨论了设计抗ESD二极管相关参数所需考虑的主要因素,并给出了结构实现的工艺控制要求.  相似文献   

3.
高真空场发射三极显示器的制作   总被引:3,自引:3,他引:0  
三极结构的场致发射显示器是一种新型的真空平板显示装置,高真空的实现与维持是确保显示器件正常工作的必要条件.通过采用低熔点玻璃粉烧结工艺和玻璃定位片装置,实现了场致发射显示器的高真空平板封装.从器件封装结构、器件烧结、器件排气和器件烤消等方面进行了工艺改进.综合采用这套技术,已经研发出三极结构的、具有高真空度的碳纳米管阴极场致发射显示器样品.  相似文献   

4.
为探索与国内VLSI制造工艺兼容的新型SOI LIGBT/LDMOS器件与PIC的设计理论和工艺实现方法,首次提出含有抗ESD二极管的集成SOI LIGBT/LDMOS器件截面结构和版图结构,并根据器件结构给出了阻性负载时器件的大信号等效电路. 探讨了该结构器件的VLSI工艺实现方法,设计了工艺流程. 讨论了设计抗ESD二极管相关参数所需考虑的主要因素,并给出了结构实现的工艺控制要求.  相似文献   

5.
刘静  高勇 《电子学报》2009,37(11):2525-2529
 提出一种超低漏电流超快恢复SiGeC p-i-n二极管结构.基于异质结电流输运机制,该SiGeC二极管实现了低通态压降下高电流密度的传输,改善了二极管的反向恢复特性,同时具有较低的反向漏电流.与少子寿命控制技术相比,该器件有效协调了降低通态电压、减小反向漏电流、缩短反向恢复时间三者之间的矛盾.对不同温度下器件反向恢复特性研究结果表明,SiGeC二极管的反向恢复时间与同结构SiGe二极管相比,350K时缩短了1/3,400K时缩短了40%以上,器件的热稳定性显著提高,降低了对器件后续制作工艺的限制,有益于功率集成.  相似文献   

6.
通过对高压SOI NMOS器件进行总剂量辐照试验发现,辐照后器件埋氧化层中引入了大量的氧化层陷阱电荷,使得器件背栅发生反型,在较高漏极工作电压下,漏极耗尽区与反型界面相连,使得源漏发生穿通,导致器件漏电。通过原理分析提出了增加顶层硅膜厚度的优化措施,证明在顶层硅膜较薄的情况下,SOI NMOS器件容易发生总剂量辐照后背栅漏电,厚顶层硅器件特性受背栅辐照效应的影响则显著降低直至消失。  相似文献   

7.
提出了一种新型自对准石墨烯场效应晶体管(graphere field-effect transistor,GFET)制备工艺,该工艺可与现有Si CMOS工艺相兼容。利用该工艺制备的自对准栅GFET器件可以消除传统GFET器件制备过程中存在的栅极与漏极和源极覆盖区的寄生电容或栅极与源极和漏极暴露区的寄生电阻,使器件直流特性得到了很大改善。对制作的样品进行直流I-V特性测试时,清楚地观测到了双极型导电特性。制作的沟道长度为1μm的自对准GFET器件样品最大跨导gm为2.4μS/μm,提取的电子与空穴的本征场效应迁移率μeeff和μheff分别为6 924和7 035 cm2/(V·s),顶栅电压VTG为±30 V时,器件的开关电流比Ion/Ioff约为50,远大于目前已报道的最大GFET开关电流比。  相似文献   

8.
正 光阴极必须有一个窗口,让入射光透过它,然后投射到光阴极表面上;此外,由于光阴极很薄(厚度约几百埃到一千多埃),不能自支持,因此,必须有一个支持它的基底。在反射式光阴极的器件内,光阴极的窗口与基底是分开的;而在透射式光阴极的器件内,光阴极的窗口同时也是光阴极的基底。 光阴极的窗口(基底)材料通常都采用玻璃(包括普通玻璃,透紫外玻璃,纤维光学玻  相似文献   

9.
在台栅垂直双扩散金属-氧化物-半导体场效应晶体管(VDMOSFET)的结构基础上,利用常规硅工艺技术,研制出了一种具有屏蔽栅结构的射频功率VDMOSFET器件,在多晶硅栅电极与漏极漂移区之间的氧化层中间加入了多晶硅屏蔽层,大幅度降低了器件的栅漏电容Cgd。研制出的屏蔽栅结构VDMOSFET器件的总栅宽为6 cm、漏源击穿电压为57 V、漏极电流为4.3 A、阈值电压为3.0 V、跨导为1.2 S,与结构尺寸相同、直流参数相近的台栅结构VDMOSFET器件相比,屏蔽栅结构VDMOSFET器件的栅漏电容降低了72%以上,器件在175 MHz、12 V的工作条件下,连续波输出功率为8.4 W、漏极效率为70%、功率增益为10 dB。  相似文献   

10.
提出了一种采用肖特基漏极(SD)与场板相结合、实现硅基垂直MOSFET器件反向阻断应用的技术。基于该技术,采用二维仿真提出并研究了两种新型垂直MOSFET器件,即带有垂直场板(VFP)的SD-VFP-MOS器件和带有倾斜场板(SFP)的SD-SFP-MOS器件。相比采用肖特基漏极的MOSFET (SD-MOS)和采用超结和肖特基漏极的MOSFET(SD-SJ-MOS),所提出的SD-VFP-MOS,尤其是SD-SFP-MOS,反向击穿电压有显著提高,且几乎不影响导通特性。开展了器件的开态电流密度、关态电势分布、关态电流密度和电场分布分析,揭示了VFP和SFP提高器件反向阻断能力的内在机理。详细讨论了场板结构参数对器件反向击穿电压和场板效率的影响,研究结果对于SD-VFP-MOS和SD-SFP-MOS的设计具有重要意义。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号