首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
基于国内某CMOS工艺设计了一种单一PMOS差分对的轨到轨输入、恒跨导CMOS运算放大器。输入级电路采用折叠共源共栅结构,通过体效应动态调节输入管的阈值电压扩展共模输入范围到正负电源轨,恒定共模输入范围内的跨导,自级联电流镜有源负载将差分输入转换为单端输出;输出级电路采用AB类结构实现轨到轨输出,线性跨导环确定输出管的静态偏置电流。在5 V电源电压,2.5 V共模电压,1 MΩ负载条件下,经Spectre仿真验证,该运算放大器开环增益为119 dB,相位裕度为58°,共模输入范围为0.0027~4.995 V,共模范围内跨导变化小于3%,实现了轨到轨输入共模范围内的跨导恒定。  相似文献   

2.
设计了一种宽输入共模范围的比较器,用以处理高端电流检测中大共模信号的问题。通过采用预放大器和锁存器结构,优化了传输延时,提高了电路的分辨率及工作速度。基于0.5μm工艺,采用Cadence软件对电路进行仿真。结果表明,该电路可以处理轨到轨的共模输入电平,其最大可处理共模输入电平可跟随输入电压变化。当开关电源频率为1 MHz时,比较器电路的分辨率达到0.1 mV。  相似文献   

3.
轨到轨输入预放大级是LVDS接收器设计的关键点之一,一般差分放大器只能满足有限的共模输入范围。结合LVDS接收器的特点,提出了一种接收器轨到轨输入级的电路设计,采用Chartered 0.18μm CMOS工艺和BSIM3V3模型,对电路进行了共模扫描、交流分析和瞬态分析,结果表明,该输入级电路在1.8V电源电压、500Mbps的传输速率下性能良好。  相似文献   

4.
一种轨对轨CMOS运算放大器的设计   总被引:1,自引:0,他引:1  
程梦璋 《微电子学与计算机》2007,24(11):124-126,130
基于0.6μmCMOS工艺,设计了一种轨对轨运算放大器。该运算放大器采用了3.3V单电源供电,其输入共模范围和输出信号摆幅接近于地和电源电压,即所谓输入和输出电压范围轨对轨。该运放的小信号增益为77dB,单位增益带宽为4.32MHz,相位裕度为79°。由于电路简单,工作稳定,输入输出线性动态范围宽,非常适合于SOC芯片内集成。  相似文献   

5.
程梦璋  景为平   《电子器件》2007,30(2):457-460
采用0.6μm CMOS工艺,设计了一种齐纳二极管控制式轨对轨运算放大器.该运放采用了3.3V单电源供电,其输入共模范围和输出信号摆幅接近于地和电源电压,即所谓输入和输出电压范围轨对轨.该运放的小信号增益为82dB,单位增益带宽为12.34MHz,相位裕度为68°.由于电路简单,工作稳定,输入输出线性动态范围宽,非常适合于SOC芯片内集成.文中主要讨论该轨对轨运算放大器的原理,性能及设计方法,并进行了模拟仿真.  相似文献   

6.
郭仲杰 《电子器件》2021,44(1):72-76
为了解决轨对轨运算放大器输入级跨导随共模输入电压变化的影响,采用实时共模电压监测技术,动态跟踪轨对轨运放输入级的跨导变化,通过对偏置电流的高精度定量补偿,从而实现了对输入级跨导的恒定性控制。基于0.18μm CMOS工艺进行了具体电路的设计实现,结果表明:在电源电压3.3 V、负载电阻100Ω、负载电容1 nF的条件下,运放增益为148 dB、相位裕度为61°、功耗为39.6μW,共模输入范围高达0~3.3 V,输入级跨导变化率仅为2.1%。  相似文献   

7.
为适应低压低功耗设计的应用,设计了一种超低电源电压的轨至轨CMOS运算放大器。采用N沟道差分对和共模电平偏移的P沟道差分对来实现轨至轨信号输入.。当输入信号的共模电平处于中间时,P沟道差分对的输入共模电平会由共模电平偏移电路降低,以使得P沟道差分对工作。采用对称运算放大器结构,并结合电平偏移电路来构成互补输入差分对。采用0.13μm的CMOS工艺制程,在0.6V电源电压下,HSpice模拟结果表明,带10pF电容负载时,运算放大器能实现轨至轨输入,其性能为:功耗390μw,直流增益60dB,单位增益带宽22MHz,相位裕度80°。  相似文献   

8.
文章设计了一种D类功放中的轨到轨比较器电路。相比于传统的比较器电路,该设计解决了共模信号输入范围大时性能不稳定的问题。仿真表明该比较器电路在-40~125℃和各种工艺角条件下,共模输入电压范围最大可以达到0~5.5V。在125℃高温和5.5V高压条件下,平均工作电流约为0.5mA,性能指标接近并部分超过一些商用芯片。该芯片已经通过0.5μm CMOS工艺流片验证,测试效果良好。  相似文献   

9.
基于0.18μm CMOS标准工艺设计了一种改进输入级结构的轨至轨运算放大器电路。该电路由输入级电路、共源共栅放大电路、共源输出电路及偏置电路组成。通过引入正反馈的MOS耦合对管将输入级电路改进为预放大电路,然后对其进行了详细分析,利用Cadence软件对电路进行仿真。仿真结果表明本文结构的低频直流开环增益可以达到80 dB,比相同参数下的普通结构高20 dB左右。相位裕度达到73o,共模输入电压范围满足全幅摆动,共模抑制比低频时可以达到107 dB。  相似文献   

10.
张洵 《半导体技术》2010,35(10):1039-1042
提出了一种轨到轨电压输入、电流输出的高斯函数产生电路的实现方式,它是模糊控制器以及神经网络等电路中的重要部件.通过在传统的高斯函数产生电路的输入级引入PMOS和NMOS差分对,并针对不同输入电压实现独立控制,该电路实现了轨到轨的电压输入,即输入电压达到了电源电压范围.此外,该电路可以根据外加电压调整高斯函数形状,具有匹配误差小等优点.采用无锡上华(CSMC)0.6 μm数模混合工艺仿真并流片试验.结果表明,其工作状况良好,在[0,Vdd]的满幅度输入范围内,最大满刻度误差为-2.4%~3.6%.该电路为模糊逻辑(神经网络)系统的硬件实现奠定了良好的基础.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号