首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 140 毫秒
1.
介绍了用VHDL语言设计七段显示译码器的原理和方法,给出了VHDL原码驱动程序和正确仿真结果的时序图.这种设计方法的优点就是使用综合工具对电路整体结构先进行组合优化、编译,删繁取真,再利用仿真工具对其进行波形仿真,检验电路的正确性和可靠性.通过这样的设计方式,设计人员无需多长时间,就能设计出性能稳定、运行可靠、满足实际需求的优质电路.  相似文献   

2.
针对在VHDL语言课程教学中的几个关键问题进行探讨,提出了硬件描述语言的特征、组合电路和时序电路描述方法的区别、信号和变量的合理运用及进程的作用等问题的重要性,通过举例的方法对这几个问题进行详细分析,达到直观易懂的效果.从多轮教学效果来看,所提出的方法对VHDL语言教学,以及VHDL语言的程序设计都具有一定的指导意义.  相似文献   

3.
"时钟脉冲控制器"是指能够控制时钟脉冲按照预定的数目、完整无缺地发出的电路.文章介绍了在MAX p lusⅡ平台下用VHDL语言进行时钟脉冲控制器设计的主要流程、VHDL程序及仿真波形,通过仿真波形验证了设计的正确性.  相似文献   

4.
应用PWM实现直流电机转速的控制,可用可编程序控制器PLC、单片机等方案来实现。但是这些控制方法的功能修改及调试都需要硬件电路的支持,在一定程度上增加了功能修改及系统调试的困难。因此,在设计中采用EDA技术,应用目前广泛应用的VHDL硬件电路描述语言,实现直流电机转向的控制设计,利用QuartusⅡ集成开发环境进行综合、仿真。仿真结果表明,应用VHDL硬件电路描述语言实现直流电机控制具有良好的控制效果。  相似文献   

5.
详细介绍了用VHDL语言设计可逻辑综合的32位嵌入式微处理器及其实现过程.微处理器指令系统构架采用MIPS结构,设计上使用结构化编程方法,将微处理器内核按照功能划分为不同的模块,采用VHDL语言设计每一个模块的内部功能和外围接口.所有的功能模块组合起来后,通过EDA工具进行微处理器内核的逻辑综合和功能仿真.最后,在可编程逻辑器件上实现完整的微处理器内核.  相似文献   

6.
本文简要讲述了VHDL语言的特点、基本结构和设计流程,通过实例"24进制计数器"介绍了在MAX+plusⅡ环境下运用VHDL语言设计实际电路的具体方法和步骤.  相似文献   

7.
有限状态机及其设计技术是实用数字系统设计中的重要组成部分,是实现高效率、高可靠性逻辑控制的重要途径。VHDL是一种面向设计、多层次的标准化硬件描述语言,VHDL为设计者提供了一种全新的数字系统的设计途径。通过对基于VHDL的有限状态机设计方法进行研究分析,以及利用综合器Synplify Pro对VHDL的源设计程序进行硬件综合设计,可以生成RTL图和门级结构Technology图。结合内存控制器的VHDL设计实例,总结了有限状态机VHDL设计的一般过程。  相似文献   

8.
关于VHDL与EDA     
VHDL作为一种电路硬件描述语言,目前正在被越来越多的电子技术设计人员所应用,本文阐述了VHDL的特点,通过一个简单的例子介绍了VHDL语言的应用,说明了实现电子电路和自动化设计(EDA)过程.  相似文献   

9.
基于FPGA的数字基带通信方案   总被引:1,自引:0,他引:1  
该文设计方案采用FPGA(Field programmable gate array,即现场可编程门陈列)来实现数字通信中的时分复用和解复用功能,以三路固定时分复用器的设计为例,介绍了一个基于美国ALTERA公司的EPF10K10LC84 FPGA芯片开发的数字基带通信方案.该方案设计通过时分复用实现多路数据的传输,并采用EDA技术及自项而下的设计思路.将时分复用主要硬件功能通过编程方式制作在两片FPGA芯片上,以MAX plus Ⅱ软件为平台,以VHDL语言为工具,并且通过PCM编码电路、译码电路、显示电路等模块进行验证.该方案具有结构简单、成本低、性能稳定、抗干扰能力强的特点.  相似文献   

10.
在分析QVGA-AMOLED显示屏分辨率要求的基础上,提出一种基于FPGA的OLED显示屏外围驱动IC的实现方案.针对驱动电路中最为重要的控制信号产生电路和数据传输电路的要求,采用FPGA技术,完成了系统的设计.以ALtera公司的FPGA为硬件载体,使用VHDL语言和原理图编辑的方法对控制器内部各个功能模块的控制逻辑和时序进行了硬件描述.并通过QuartusⅡ软件对控制器中的各个模块进行设计和仿真验证,得到了正确的仿真波形,结果与设计吻合.  相似文献   

11.
讨论了利用VHDL进行电路设计的方法以及VHDL的并行方式、描述方法以及目标的逻辑函数对电路设计的影响 ,并提出了相应的解决方法  相似文献   

12.
介绍了以QuartusⅡ软件为开发环境,采用VHDL硬件描述语言,以"自顶向下"的方法,在大规模可编程逻辑器件上实现八位十进制数字频率计的设计。改变了以往数字电路小规模多器件组合的设计方式,设计灵活,硬件电路简捷,体积小,性能可靠。  相似文献   

13.
本文介绍了用PLD芯片作为主要控制逻辑来设计计算机数字视频系统 ,驱动控制逻辑PLD芯片为载体通过数字集成电路方式实现 ,控制逻辑的功能设计是用IEEE标准的集成电路设计语言VHDL作为行为描述语言。最后 ,用ACEXlK30芯片实现了该数字视频系统。  相似文献   

14.
郭勇 《三明学院学报》2005,22(2):161-166
介绍了PLD在数码显示竟答器中的应用,通过VHDL语言设计核心控制电路,并使用MAX+PLUSII软件实现仿真编译,完成电路设计。  相似文献   

15.
吕晓兰 《茂名学院学报》2006,16(4):40-42,46
VHDL(超高速集成电路硬件描述语言)作为硬件描述语言具有良好的可读性、可移植性和易理解等优点。介绍了VHDL语言及其基本特点和VHDL语言在数字钟设计中的具体应用,在应用VHDL语言进行电路设计的过程中,说明了用VHDL语言设计数字系统的方法,并给出了仿真结果。结果表明,VHDL在硬件设计上是非常有效的,在数字电子电路的设计中硬件描述能力强、设计方法灵活。  相似文献   

16.
通过叙述FPGA器件的VHDL语言典型设计流程,讨论了几种利用FPGA器件实现特定逻辑功能以及提高器件利用率的VHDL优化设计方法。  相似文献   

17.
基于VHDL的数字电路课程改革研究   总被引:3,自引:0,他引:3  
随着集成电路技术的飞速发展,在高职院校中需要对数字电路进行课程改革。VHDL作为一种主流的硬件描述语言,能够从多方面对数字电路进行建模和描述,可以提高设计的效率和电路的可靠性。针对目前数字电路中的课程现状和存在的问题,提出将VHDL融合于数字电路的课程改革中,这对高职院校的建设以及人才的培养都能起到积极的作用。  相似文献   

18.
该文设计方案采用FPGA(Field programmable gate array,即现场可编程门陈列)来实现数字通信中的时分复用和解复用功能,以三路固定时分复用器的设计为例,介绍了一个基于美国ALTERA公司的EPF10K10LC84 FPGA芯片开发的数字基带通信方案。该方案设计通过时分复用实现多路数据的传输,并采用EDA技术及自顶而下的设计思路。将时分复用主要硬件功能通过编程方式制作在两片FPGA芯片上,以MAX plus II软件为平台,以VHDL语言为工具,并且通过PCM编码电路、译码电路、显示电路等模块进行验证。该方案具有结构简单、成本低、性能稳定、抗干扰能力强的特点。  相似文献   

19.
详细介绍了循环冗余校验CRC(CyclicRedundancyCheck)的差错控制原理及其算法实现.以CRC-4为例,给出了CRC校验码的具体计算过程和使用VHDL[2][3][4]来实现CRC编码电路,并以Altera公司EDA工具Quartus Ⅱ作为编译、仿真平台,选用Cyclone系列中的器件,完成了CRC-4编码器的电路设计.  相似文献   

20.
讨论了使用现场可编程门阵列(FPGA)实现的可编程序控制器(programmable logic controller,PLC)的体系结构,研究了设计PLC常用的梯形图语言、设计FPGA常用的VHDL语言的自动转化算法。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号