首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
《微型机与应用》2019,(5):71-75
设计了一种200 MS/s、16 bit的模数转换(Analog to Digital Converter,ADC)数据采集卡,采集卡使用了ADC芯片AD9467对模拟信号进行采样,并以FPGA作为数据传输控制单元,采用DDR3进行数据存储,数据写速度达到了68. 3Gb/s。数据通过千兆以太网传输至计算机,数据传输速率最高达782 Mb/s,满足高速采样和数据传输要求。对数据采集卡的动态性能进行了测试,测试结果表明采样系统在其带宽内的有效位在12. 1~12. 6的范围内,设计满足采集卡的性能要求。  相似文献   

2.
基于FPGA的高速数据采集系统设计与实现   总被引:1,自引:0,他引:1       下载免费PDF全文
邵磊  倪明 《计算机工程》2011,37(19):221-223
设计一种基于现场可编程门阵列(FPGA)的高速数据采集系统,将AT84AD001B高速A/D转换器与Stratix II系列的FPGA作为数据采集和处理主体,并在紧凑型外部设备互连系统平台上进行性能指标测试。结果表明,该系统可实现采样率为1 GS/s的双通道和采样率为2 GS/s的单通道交替并行数据采集性能,以及带宽达到200 MHz、放大倍数达到5倍的前端模拟信号调理性能,具有模块化、坚固性、可靠性和可扩展性等特点。  相似文献   

3.
基于FPGA的高速时间交替采样系统   总被引:3,自引:3,他引:0  
提出了一种高速高精度数据采集系统的设计。ADC高速采样基于时间交替采样结构实现,以FPGA为逻辑控制芯片,DSP为误差矫正算法处理中心。在对系统总体设计各模块进行介绍的基础上,重点分析了系统存在的偏移误差、时延误差和增益误差,并描述了一种误差矫正方法。通过实验测试,结果表明该设计能够实现1 GS/s的高速采样,并能完成明显的误差矫正。  相似文献   

4.
《电子技术应用》2017,(5):94-97
采用小数分频锁相环芯片ADF4351作为采样时钟发生器,利用FPGA进行等精度测频,运用差频法顺序等效采样原理,设计了最高等效采样率为160 GS/s的高速示波器等效采样系统。同时通过时钟分配器和数字延迟线产生交替采样时钟,利用4片最高采样率为250 MS/s的8 bit ADC进行时间交替采样,使系统的最高实时采样率达到1 GS/s。由于采用低抖动的时钟源,系统在DC到500 MHz的设计带宽内保持了良好的噪声性能,信噪比优于基于DDS技术的等效采样系统。  相似文献   

5.
现代电子信号测试带宽已超过吉赫兹,对采样率达几十吉赫兹的高速数据采集与存储提出更高的要求,而现有的模拟数字转换(ADC)芯片只有几个吉赫兹的采集速率,不能直接满足对于超高采样速率的需求;文中提出了基于多片ADC并行交叉采样的20GSa/s高速采集与存储的设计方案,重点介绍了20GSa/s高速交叉采样的实现方式及误差来源和误差校准、交叉采样需要高速时钟的相位校准设计及具体校准方式、不同时钟域下160Gbps高速采集数据存储等核心技术,利用现有的高速ADC,最终实现了高达20GSa/s的数据采集与实时存储。  相似文献   

6.
为了准确快速地采集等离子体I-V特性数据,设计了一个双通道同步数据采集系统.详细阐述了系统的功能、结构和具体实现过程.系统由ARM、FPGA、双通道ADC、两片高速FIFO和USB 2.0控制器组成,可实现对双通道信号的同步采集,并对采集数据进行准确地缓存处理和高速传输.实验分析结果表明,该系统达到了预期设计要求.  相似文献   

7.
高速实时信号采集系统是由高性能ADC、FPGA和QDRⅡSRAM等组成。其中高性能ADC实现模数转换,FPGA与QDRⅡSRAM实现ADC信号的接收、数据重组、存储和传输。重点讲述了FPGA如何接收采样率为2 GS/s的高速ADC数据并保持一定的时序裕量,并通过分析FPGA中资源占用情况可以看到FPGA在高速实时信号采集系统中具有很大的优势。  相似文献   

8.
基于FPGA双通道高速数据采集系统的设计与实现   总被引:1,自引:0,他引:1  
在高性能数据采集系统的设计中,经常遇到两个问题:高采样率情况下,因申扰严重使采样数据不可靠;对物入信号幅度的自适应需要额外硬件开销,增大系统的复杂性;该设计以FPGA器件XC3S500E为核心,选用数据采集芯片MAX12529进行高速双路同步采样.配置MicroBlaze处理器管理各模块,构成一个双通道高速实时数据采集系统;在FPGA内部实现delta-sigma算法的DAC,实现增益实时控制;在采样率为100Msps时,ADC所有位数均有效;系统从合理端接、码型选择和差分时钟等技术细节方面解决了以上问题.  相似文献   

9.
厉天扬  陈兴杰  邓炜昊 《软件》2023,(6):44-48+69
为了满足托卡马克装置放电后CO2色散干涉仪中数据离线分析需求,本文设计了基于PXIe平台的数据采集卡。该采集卡选用了采样率为20MS/s的ADC,使用了FPGA作为数据传输与处理的主要芯片,通过PXIe总线以直接内存访问(Direct Memory Access)的方式将实时采集数据传输到主机端。测试结果表明,该采集系统单卡测试带宽可达到2GB/s,远远满足ADC数据80MB/s的带宽,能够稳定地将实时采集数据完整地传输到主机中,完全符合离线分析性能需求。  相似文献   

10.
高速数据采集卡的设计   总被引:2,自引:0,他引:2  
为了满足对雷达信号高速采集的要求,设计了一个基于16位ISA总线的30MSPS的双通道数据采集卡。该采集卡的最大特点是可以由程序设定每次同步触发后的采样延迟时间和采样的点数。本文对A/D转换及其接口电路,D/A转换电路存储器接口电路及延迟采样控制电路进行了详细论述。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号