共查询到20条相似文献,搜索用时 296 毫秒
1.
为了改善传统数据采集系统运算能力差、分辨率低、可靠性低等缺点,结合Δ-Σ技术和FPGA,设计了一种多通道、高分辨率、宽动态范围的新型数据采集系统。提出了一种由Δ-ΣA/D转换芯片、高性能FPGA和DSP组成的数据采集系统方案及其硬件电路实现方法。系统利用A/D器件对信号进行滤波、放大、差分转换和模数转换,利用FPGA设计内部模块和时钟信号进行电路控制及实现数据缓存、数据传递等功能,由高速DSP芯片核心控制,对采样数据进行实时处理。系统能实现24位高分辨率、宽动态范围的信号数据采集与高速实时处理,可用于电压、电流、温度等参量的采集系统中。 相似文献
2.
3.
基于DSP的核磁共振测井用高速数据采集系统的设计 总被引:3,自引:0,他引:3
高速数据采集电路的设计是实现核磁共振信号数字化获取的关键。本文描述了一个以数字信号处理器(DSP)系统为核心,以高速流水线式A/D转换器、可编程逻辑门阵列(FPGA)、数控振荡器(NCO)为主体的核磁共振测井用高速数据采集系统。它根据核磁共振测井数据采集频率高,但具有间歇性的特点进行了专门设计,使用两片先入先出队列芯片(FIFO)进行A/D转换数据的缓冲,提高了系统对突发性数据的采集能力。并且使用两片FIFO交替写入数据的方式,为在DSP中实现数字正交检波提供了便利。该系统理论上具有每0.05μs进行一次A/D转换的能力。目前,它稳定地进行了每0.1μs一次A/D转换的数据采集实验,满足了核磁共振测井系统的要求。 相似文献
4.
5.
设计了一种以DSP嵌入式处理器为核心、基于FPGA技术的四通道数字式超声探伤数据采集与处理系统。采用高速A/D转换芯片.在对超声回波信号采集的同时实现了采样数据的在线压缩,在FPGA的控制下实现了高速数据的缓冲存储,设计的系统体积小、功耗低、功能强、集成度高,尤其适合于高速、高精度的超声无损检测。 相似文献
6.
根据设计要求提出系统总体设计方案,系统采用高速A/D转换器和DSP芯片,设计出多路数据采集系统的硬件电路,结合相关的软件,对采集的数据处理后用CCS5000在计算机上实时显示数据处理后的多通道波形图.实验结果表明,该系统工作稳定,实现了对不同采集信号的实时处理,根据输出要求的不同设计对应的程序,因此可以在工业生产过程中使用该系统. 相似文献
7.
本文介绍了一种宽动态范围,采样率自适应变化的具有通用性的数据采集系统的硬件组成及实现原理。设计了程控衰减、放大电路及程控滤波电路,完成前端的信号调理工作,采用TMS320VC33这款DSP作为核心芯片,完成主要控制和自适应数字信号处理部分,实现了对信号的实时处理和分析。 相似文献
8.
周新淳 《计算机测量与控制》2017,25(8):210-213
为了提高对实时信号采集的准确性和无偏性,提出一种基于DSP+FPGA的实时信号采集系统设计方案。系统采用4个换能器基阵并联组成信号采集阵列单元,对采集的原始信号通过模拟信号预处理机进行放大滤波处理,采用TMS32010DSP芯片作为信号处理器核心芯片实现实时信号采集和处理,包括信号频谱分析和目标信息模拟,由DSP控制D/A转换器进行数/模转换,通过FPGA实现数据存储,在PC机上实时显示采样数据和DSP处理结果;通过仿真实验进行性能测试,结果表明,该信号采集系统能有效实现实时信号采集和处理,抗干扰能力较强。 相似文献
9.
10.
为了提高数据的采集速率,增加数据采集的工作效率,研究了一种基于FPGA的高速数据采集系统.该系统是利用FPGA的Virtex系列芯片作为核心芯片,控制12位的A/D芯片ADC12D800,400MHZ的信号经过信号处理转变为差分信号,经过FPGA内部的锁相环倍频变成800MHZ的差分信号,ADC12D800用DES模式(双边沿采样)对采集到的正弦信号进行实时采样.FPGA通过数据缓存的方式将高频信号的频率逐渐降低到PC机可以正常显示的频率.实验结果显示本系统可以高效的完成数据的存储与采集,并且可以在雷达、通信、电子对抗等领域广泛使用. 相似文献
11.
12.
13.
在工业控制领域,通常采用A/D转换芯片对低速的模拟数据采集;而对于信号变化快速的系统而言,采用一般的A/D转换芯片则无法满足要求。文章提出一种基于Delphi7.0的高速数据采集系统,以PCI-1716L作为高速采集接口,利用软件查询的方法,实现对模拟信号的高速采集。 相似文献
14.
探讨了数字式超声探伤仪设计中一种对超声信号进行高速采集技术。根据超声回波信号重复性的特点,利用一只高速A/D(60MHz)转换芯片在N组特定时序信号的控制下对超声回波信号进行采集,并在CPLD(复杂可编程逻辑器件)的控制下实现高速数据缓冲存储,再利用相位合成技术对转换后的N组数据进行数据合成与波形重建,从而实现了数倍于A/D转换芯片速率的高速数据采集,达到等效A/D转换速率N×60MHz。该方案成本低,可靠性高,尤其适合于高速、高准确度的超声无损检测系统中。 相似文献
15.
本文详细的阐述了基于ARM处理器的数据采集系统硬件部分的设计与实现.整个硬件电路分成两个部分:主控电路部分和数据采集部分.在主控电路部分,我们完成了主芯片设计、存储器电路、串口电路、网络电路的设计.在数据采集部分,我们完成了信号调理电路、滤波器电路、A/D转换电路、D/A转换电路的设计.最后给出了系统硬件调试方法. 相似文献
16.
本文介绍了一种基于TI公司的DSP芯片TMs320VC5402的高速音频采集系统,该系统能对音频信号进行在线实时采集、存储及回放,并能通过USB外围接口器件实现与上位机的通讯。主要介绍了音频采集系统的总体方案和硬件实现,包括DSP模块、A/D和D/A模块、扩展存储器模块、CPLD控制模块、电源模块以及USB接口通讯模块等。该系统具有强大的数据采集处理能力并配有灵活的接口电路,可以作为研究音频信号采集与处理的通用平台。 相似文献
17.
基于USB2.0接口的高速实时数据采集系统 总被引:8,自引:0,他引:8
分析了现有的高速数据采集系统,如基于PCI总线的数据采集系统、基于PLD的高速数据采集系统、基于DSP和USB2.0接口的高速数据采集系统以及基于USB和串行A/D转换的数据采集系统等优缺点,提出利用强大的USB2.0专用微处理器芯片CY7C68013构成性价比高的高速实时数据采集系统.通过对USB接口芯片CY7C68013A-100AXC的可编程接口控制逻辑的合理设计和芯片内部FIFO的有效运用,实现了数据的高速连续采样.最后由片内的USB引擎打包为USB数据帧传送至PC机,由用户保存可作进一步处理.该系统实时采集实时显示,易于扩展,传输距离长,能同时接受多个设备,电磁干扰小,安装方便,即插即用,性价比高. 相似文献
18.
19.
基于FPGA的高速数据采集系统的设计与实现 总被引:2,自引:0,他引:2
为了解决高速数据采集过程中的数据量大、实时性、传输速率等问题,提出了一种基于FPGA的高速数据采集系统的实现方案.该方案以FPGA作为主控芯片,实现模拟信号通道的可控、A/D转换控制、DDRⅡ SDRAM数据缓存、PCI总线数据的传输四个主要功能,系统采用Verilog HDL语言,通过Quartus Ⅱ6.0软件编程来实现IP核的控制,从而实现多个ADC08B200芯片进行数据采集,通过DDRⅡ SDRAM进行数据缓存,将数据通过PCI总线传输到PC机.系统经过PC机的测试软件,能够很好地完成高速数据采集系统的任务要求. 相似文献