共查询到20条相似文献,搜索用时 437 毫秒
1.
Σ-Δ模拟/数字转换器综述 总被引:1,自引:1,他引:0
Σ-ΔA/D转换器是利用速度换取精度的高精度模拟/数字转换器。文章分析了Σ-ΔA/D转换器的产生、组成和优势,重点介绍了Σ-Δ调制器结构及其性能指标,简要介绍了数字抽取滤波器。对Σ-ΔA/D转换器国内外发展状况进行了全面的分析。在此基础上,论述了Σ-ΔA/D转换器未来的发展趋势。 相似文献
2.
3.
16位∑-ΔA/D转换器AD7705与微控制器的接口设计 总被引:1,自引:0,他引:1
介绍了16位∑-ΔA/D转换器AD7705的特点、结构和应用,并举例说明这种串行输入/输出的A/D转换器与微控制器的一般接口方式,指出了微控制器对AD7705片内寄存器编程的关键,并且给出了数据手册中没有的C51接口读写程序. 相似文献
4.
设计了一种用于高精度音频∑-ΔA/D转换器的数字滤波器.该滤波器由级联梳状滤波器(CIC)、补偿滤波器和半带滤波器组成.设计中采用了乘法器分时复用技术以减少电路面积.设计的滤波器可实现128/64两种抽取率,其性能可满足该∑-ΔA/D转换器的要求. 相似文献
5.
模数转换器是基于软件无线电的多模移动终端中的关键器件。∑-Δ模数转换器(∑-ΔADC)是利用∑-Δ调制技术和数字滤波技术实现的一种高精度模数转换器,主要由∑-Δ调制器和数字降采样滤波器构成。简要描述了移动通信信号特征,对闪烁型模数转换器(Flash-ADC)和∑-Δ模数转换器的性能进行了详细分析与比较,指出∑-Δ模数转换器可以更好地满足多模移动终端中对大动态范围A/D转换的要求。 相似文献
6.
在简要介绍高阶1位量化∑-ΔA/D转换器基本原理的基础上,分析了∑-Δ调制器的噪声特性;介绍了传统线性模型下的噪声传递函数的设计方法。同时,结合实际高阶模拟∑-Δ调制器譬开关电容实现电路,重点对影响调制器性能的非理想因素进行了详细分析,并采用程序建模仿真的方法指导电路设计。与传统设计方法的结果对比表明,文中的方法可以为电路设计提供更加可靠的依据。 相似文献
7.
8.
9.
10.
11.
12.
提出了一种应用于MEMS压力传感器的高精度Σ-Δ A/D转换器。该电路由Σ-Δ调制器和数字抽取滤波器组成。其中,Σ-Δ调制器采用3阶前馈、单环、单比特量化结构。数字抽取滤波器由级联积分梳状(CIC)滤波器、补偿滤波器和半带滤波器(HBF)组成。采用TSMC 0.35 μm CMOS工艺和Matlab模型对电路进行设计与后仿验证。结果表明,该Σ-Δ A/D转换器的过采样比为2 048,信噪比为112.3 dB,精度为18.36 位,带宽为200 Hz,输入采样频率为819.2 kHz,通带波纹系数为±0.01 dB,阻带增益衰减为120 dB,输出动态范围为110.6 dB。 相似文献
13.
14.
提出了一种基于CPCI总线多通道并行A/D采集卡的设计方案。该板卡应用高精度∑-ΔA/D转换器,研究解决了频率特性不同的多通道电压量实时采集,完成了CPCI总线多通道并行A/D采集卡设计。该板卡既可以实现并行采集,实时性强;又能适用于多种频率被测电压量的情况,适用范围更广。 相似文献
15.
16.
17.
无线便携式移动设备与宽带intemet接入技术的发展,对∑-△A/D转化器的带宽要求越来越高。文中结合前端5阶宽带乏△调制器,设计了一种降低功耗与面积的数字抽取滤波器,应用于宽带高精度AD转换器中。MATLAB/simulink仿真结果表明,经过数字抽取滤波器滤波后信噪比为97.8dB,通带边界频率为1.8MHz,最小阻带衰减为70dB,通带内波纹0.0025dB,可满足设计要求。∑-△A/D转换器高精度、低功耗的优点,可广泛应用于中特种设备检验检测仪器仪表中。 相似文献
18.
19.
24通道高精度A/D数据采集模块的研制 总被引:2,自引:1,他引:1
为了满足声纳系统对数据采集模块的精度要求,研制了一种基于高精度Σ-ΔA/D数据转换器及FPGA的A/D数据采集模块。采用FPGA实现数据采集控制、数据缓冲及PCI总线控制器等功能,同时利用高精度Σ-ΔA/D数据转换器的超采样率保证了数据采集精度方面的要求。该A/D数据采集模块满足声纳系统对数据采集模块的精度要求,简化硬件电路结构,提高了数据采集的可靠性和稳定性,同时有利于系统的功能升级,为声纳系统应用提供一种经济实用的数据采集模块。 相似文献
20.
从集成电路设计技术的角度,介绍了Δ-∑A/D转换器中数字下变频解调器的原理和集成实现方法。釆用CSD码,用CIC滤波器、半带滤波器,实现了16位Δ-∑A/D转换器中的抽取器。对所设计的HDL代码进行了综合及仿真。结果表明,设计达到了精度要求,且具有速度快、面积小的特点。 相似文献