首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 62 毫秒
1.
模数转换片AD574及其与8031单片机的接口   总被引:1,自引:0,他引:1  
<正> 一、AD574的内部结构及引脚功能A/D转换器的功能是将未知的连续模拟输入信号转换为数字信号,然后送入微机处理。AD574是一种转换速度较高的12位逐次逼近型带三态缓冲器的模数转换器,它是28引脚双列直插式封装的芯片,其原理结构及引脚如图1所示。从图中我们可以看出,AD574是由两部分组成的,一部分是模拟芯片(图中阴影部分)由高性能的12位D/A转换器和参考电压组成;另一部分是数字芯片,由控制逻辑、时钟、逐次逼近寄存器(SAR)和三态输出缓冲器组成。AD574的引脚功能分类如下:  相似文献   

2.
邵蓉 《控制工程》2003,10(1):69-71
利用在系统可编程逻辑器件ispLSI6192芯片构造 4个双向并独立的 12 8× 9位FIFO高速数据存储栈区 (FIFO) ,并利用芯片内部快速进位逻辑建立快速地址寄存器和地址自动加 1计数器 ,同时利用该芯片的门阵列建立FIFO控制逻辑 ,控制逻辑分别对 4个FIFO栈区进行读写管理控制 ;即将系统的高速数据栈区及其控制逻辑功能做在同一个芯片上 ,从而提高计算机数据管理通信的速度、效率 ,以及提高系统的集成度和降低系统的故障率  相似文献   

3.
I2C桥接口电路设计及其ASIC实现   总被引:2,自引:0,他引:2  
介绍一个从模式I^2C桥接口电路,实现了I^2C总线与专用集成电路芯片之间的数据交换.它通过在通用的I^2C协议上建立系统专用的数据传输协议,完成了不同数据宽度的寄存器寻址读写等复杂操作,同时节省了芯片管脚资源.  相似文献   

4.
2一80CPU的内部结构如图2所示。分五部分。1一寄存器阵列(由13xr6静态RAM组成)。2.算术逻辑部件AIJU。3.指令的寄存器、译码器、编码器。滩.AIJU、寄存器和数据总线的控制逻辑。5.状态时序、存储周期控制和控制总线逻辑。D.、p,┌──────┐│戍推吕残校刹│└──────┘ ┌───────┐┌────┐ │^L口 ││A LU │ │搜.1 ││(4位) │ └───────┘└────┘ ┌──┬──┐ │A │r │ ├──┼──┤ │时 │L │ ├──┼──┤ │D │王 │ ├──┼──┘ │肠 │ └──┘ ┌──┐ │下,│ ┌…  相似文献   

5.
用于IBM PC/XT微机的异步通讯适配器以Intel 8250芯片为核心,具体电路可分为命令译码电路、内部数据缓冲器和与RS—232标准接口相关的控制口、状态口、串行数据输入输出口电路等两部份。一般测试程序(如加电自检程序)都只能对其第一部份电路作检测。显然,即使测试通过,也不能说明适配器完全无故障。本文介绍一种测试方法,可以判别适配器能否正常工作。如有故障,还能根据测试程序执行的情况,对照适配器的电路图,确定出故障所在。  相似文献   

6.
分析了用于二次通讯的音频模拟接口芯片TLC320AD50C的性能和结构特点,并利用其二次通讯实现和数字信号处理器TMS320C30的数据采样和寄存器读写。介绍了TLC320AD50C和TMS320C30硬件连接及软件实现,从而很好地实现了DSP数据采集过程中对AD/DA转换芯片寄存器的读写及对模拟音频信号的高效率数据采集。  相似文献   

7.
BCD码拨盘作为一种参数外部输入装置,在仪器、仪表及控制装置中有许多应用。现今已有许多BCD译码集成芯片可供应用,但通常是一个BCD码拨盘用一块芯片。若外部BCD码拨盘数量较多时,必将使所用芯片的数量增加,导致仪器设备体积和成本的增加。如何用较少的单片机的外部资源(I/O口)来实现较多位的拨盘的输入,在实际应用中常常会遇到,作者在开发箭杆机可编程控制器选色系统的过程中,在已开发的EBM型可编程控制器(CPU为80C31)的基础上扩展一片82C55的24位I/O口,最多可外接36个BCD码拨盘,此接口方法在其它场合也可使用,下面就其软件和硬件设计作以介绍。  相似文献   

8.
<正> 74LS164是八位串行移位寄存器,用在8031单片机系统中,可达到扩展I/O 口的目的。其引脚见图1。在实际应用中,作者尝试了以下两种方法。1.用于串行口8031单片机有串行I/O 口(p_((?).0),P_((?).1)脚),将P_(?).(?)、P_(?).(?)分别与74LS164的输入、时钟端相接(见图2),通过对数据缓冲器SBUF 施行写操作,可将数据  相似文献   

9.
吴磊  申世涛  郭超平  徐冬冬 《计算机应用》2011,31(Z2):222-224,236
从系统的总体结构、硬件设计和软件设计三个方面介绍了基于USB和现场可编程门阵列(FPGA)的嵌入式温度采集系统的设计方法.系统应用于铝电解生产中初晶温度的检测,前端采用FPGA作为控制芯片,实现A/D转换时序的控制、内部双FIFO乒乓缓存控制以及对USB芯片CY7C68013的读写控制.通过USB接口,把数据送到嵌入式X86平台,由应用程序实现数据的处理、显示与存储.  相似文献   

10.
简要介绍了软盘控制芯片GM82C765B,并设计出驱动器硬件接口电路,给出了读写数据程序流程图.  相似文献   

11.
基于PCI总线的开放性接口设计   总被引:1,自引:0,他引:1  
采用可编程逻辑器件CPLD,分四个模块--控制寄存器模块、PCI控制器状态机模块、SRAM控制器模块和仲裁器模块,分别完成通信并解析PCI总线、PCI状态的控制和翻转、负责SRAM接口数据的读写与数据交换、PCI设备的仲裁机制等来实现PCI接口,可连接各种PCI接口的现场通信卡,提高了系统的开放性.  相似文献   

12.
可编程S盒和可编程反馈移位寄存器是可编程密码芯片的两个重要的部件。文章给出了可编程S盒和可编程反馈移位寄存器的一种逻辑设计方法,按照该方法设计的S盒能够通过编程实现任意的布尔逻辑函数,按照该方法设计的反馈移位寄存器能够通过编程灵活地改变反馈抽头和反馈函数。  相似文献   

13.
一、系统板故障分类 系统板作为主机系统运行的基本母板,在微机系统的运转中起着至关重要的作用。系统时钟发生器与时序控制电路、CPU及总线控制逻辑、DMA传输与中断控制、系统基本控制软件(BIOS)、内存及其读写控制逻辑、系统配置参数的存储与读写、键盘控制逻辑、I/O总线插槽甚至某些外设控制逻辑(如打印控  相似文献   

14.
一种LED图形(光柱)显示器的驱动方法   总被引:1,自引:0,他引:1  
介绍了一种LED图形显示器(光柱)的电路设计,由于采用了可编程键盘/显示控制芯片INTEL8279和可编程逻辑阵列芯片GAL,因而电路具有结构简单、易于与微机接口等特点  相似文献   

15.
针对当前遥感系统存储器早期控制模块存在控制效率低的问题,提出了基于FPGA的遥测系统数据存储器控制模块设计。根据模块总体设计方案,设计模块结构和功能。其中模块结构是由自体测试接口模块、低速读写控制模块、高速流读写控制模块组成的,以SATA2.0接口为存储介质设计控制器,构建不同帧,进行数据间传输转换。设计稳态触发接口电路,达到高速流读写控制触发目的。根据软件主流程,在组合逻辑中插入寄存器使逻辑延迟,实现FPGA时序控制。采用分时操作方法,对命令层中控制器读写模式进行控制,实现传输层完成帧的控制收发。由实验结果可知,该模块最高控制效率优于传统模块,为数据高效存储提供支持。  相似文献   

16.
介绍了基于USB接口的电机参数数据采集系统,给出了该系统的硬件组成原理及软件设计方法.整个系统由MAX1338 A/D转换器和CY7C68013 USB接口芯片构成,通过对其可编程接口控制逻辑的合理设计和芯片内部FIFO的有效运用,实现了数据的高速连续采集.  相似文献   

17.
带信号调理的16位A/D转换器AD7715的原理及应用   总被引:3,自引:0,他引:3  
AD7715是美国Analog-Devices公司生产的高精度模数转换芯片。片内含有可编程增益放大器、可编程数字滤波器和寄存器,采用∑-△转换技术实现16位的精确测量。芯片可通过3线串行接口与外部进行数据交换,很适合于灵敏的基于微控制和DSP的系统。本文简明扼要地介绍了AD7715芯片的特点和内部寄存器的功能与设置,并给出了AD7715与AT89C52的硬件连接电路和相关的测量软件程序。  相似文献   

18.
智能泊车系统选用可编程逻辑控制器(PLC)控制机械设备,系统设备参数存储在PLC的寄存器中,终端机通过读取PLC寄存器中的数据实现对系统的监控。为了解决智能泊车终端与PLC进行数据通讯过程中出现的数据量大且实时性要求较高的问题,设计了一种基于Modbus通讯协议的多功能智能终端通信系统。通过对智能终端系统整体架构的设计和功能的开发,对Modbus协议进行了解析,将不同类型的通讯数据封装成为Json数据结构中进行传输,实现了泊车终端机(上位机)与PLC的实时数据通讯。经过实际测试表明,当循环读写PLC中DB块地址位0~149位数据50次,时间间隔为50 ms时,平均单次读取时间为10.9 ms,平均单次写入时间为11.4 ms,读写数据成功率为100%,占用系统内存不超过50 MB,满足智能终端在停取车流程中的功能需求,且通讯过程稳定可靠。  相似文献   

19.
<正> 在一些精度要求不高的微机控制系统中,采用一块CH40106六斯密特触发器和一块C033六反相器可组成六路模拟定时器。图1为其中一路的原理图,W为调节电位器,R为下限电阻,W、R、C组成充电电路。当微机输出端A为“0”时,近似零伏低电压,B点被2CP箝位于1伏左右,低于CH40106的上阀点电压1.75V,C点为高电位,D点输出低电位或逻辑“0”,见图2。当微机输出A点为高电位(即逻辑“1”)时,2CP截止,该计时  相似文献   

20.
吴磊  郭超平  申世涛 《计算机应用》2012,32(Z1):164-166
从系统总体结构设计、硬件设计和软件设计三个方面阐述了基于CY7C68013和FPGA的多通道数据采集与处理系统的设计方法.方案采用FPGA实现了A/D转换芯片的控制、数据读写、对CY7C68013内部FIFO的读写控制以及信号的逻辑处理.通过调用USB驱动程序,电解槽应用程序实现了数据的处理、显示和存储.分析与测试结果表明,本系统是一种通用性很强的数据采集系统,符合工业生产控制的需要.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号