首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 296 毫秒
1.
本例中的电路可以用于测量光敏电阻型光耦的启动与恢复时间(图1)。这些光耦器件一般用于音频压缩器或音量控制电路。本设计使用了一只振荡的施密特触发器,在其反馈回路中有光耦DUT(待测器件)。光敏电阻与电阻R,构成一个分压器,控制施密特触发器的输入。光耦的LED连接到触发器的输出端。用示波器或数字万用表就可以测量输出脉冲的周期。负输出脉冲的周期等于开关导通时间,或启动时间。正脉冲  相似文献   

2.
针对三表系统开发的需求,对一种原有的应用于M-BUS从节点的通信接口做了改进.在接收端加入施密特触发器以降低其误码率,并将发送端的电流调制模式改为电压调制模式,使电路变得易于实现.目前该接口已成功应用于一款从节点通信芯片,可实现300~9600bps速率下的通信.给出了在0.35μm 1st-silicon工艺下,采用Cadence Spectre对设计进行仿真的结果.  相似文献   

3.
施密特触发器在模拟电路和数字电路中,可用来减少对噪声和干扰的灵敏度。电流型施密特触发器在光电检测器、条码阅读器和光学远距控制器中特别有用。图1中所示的这种无电阻器的电流型施密特触发器使用了6只晶体管。这种电路使用了一个倒相器的输出,并通过改变门限电流来获得反馈信号。本电路使用了一个倒相器对(Q_(N2),Q_(p4),一个电流镜像对  相似文献   

4.
《电讯技术》1993,33(6)
这种方便的电路是为电池工作的设备而设计的。它能起到触摸接通电源,延时关闭电源的作用。图1示出了这种只需几百毫安的电路,图2与图1相似,但在输出端增加了一个FET管,使转换电流达到300mA。有源电子部分由6个施密特触发器(40106型组成),触摸键由两片小的,能通过人体的电阻互联的导电片组成。当这个键没有被触模时,R_1在IC_(1a)的输入端产生一个高电平,门电路之后跟随一个二极管D_1,只要IC_(1a)的输出为高电平,D_1就能保证使C_1充电。当这个键被触摸时,C_1被迅速充电,这个  相似文献   

5.
大多数DC-DC变换器在正常供出电流时辅助消耗太大,故在输出负载电流低时,效率不高。本电路采用微功率元器件和变换器的电路设计可做到在负载电流低于8mA时仍有90%的效率。 例如,四施密特触发器与非门IC_1消耗的最大静态电流仅为0.25μA,电压参考  相似文献   

6.
基于探索555施密特触发器电路构成及功能扩展的目的,分析了555定时器的功能,发现可用555定时器构成输出信号uO与输入信号uI相位相同的同相位输出的施密特触发器。介绍了电路构成原理、给出了电路参数的计算公式,全面、定量地描述了电路的工作过程。所述方法的创新点是,发现了555施密特触发器新的构成方式,将有利于系统地研究555施密特触发器电路的构成及设计方法。用Multisim仿真软件对几种类型的同相位输出555施密特触发器进行了仿真验证,结论是证明了所述方法的正确性。  相似文献   

7.
李慧  韩周安  刘丹 《电子设计工程》2014,(9):104-106,112
基于CPCI结构变频器若直接采用CPCI机箱内部的开关电源,存在较为严重的电磁干扰,为了消除此电磁干扰,文中通过分析基于CPCI结构变频器的电磁干扰源及切断干扰源的方法,设计了一种电源处理方式,通过实际电路的杂散指标测试,得出该处理方式可以有效地隔离数字电路与模拟电路间的电磁干扰,降低开关电源对变频器的干扰及其输出纹波.此外,本设计可以为其他接收机电源设计提供参考.  相似文献   

8.
介绍了一种具有改进电路结构和改进工艺的单片集成3.3V/1.2V开关电容DC-DC变换器,其控制脉冲频率和固定导通比分别为10MHz和0.5.为了提高变换器的输出电流,采用CMOS工艺来制造电路中的开关器件和改进的互补型电路结构.使用Hspice电路仿真软件得到的仿真结果表明改进变换器的单个单元电路和互补型电路可使输出电流分别达到12.5mA和26mA,且后者的功率转换效率为73%,输出电压纹波小于1.5%.变换器在日本东京大学的标准Rohm 0.35μm CMOS工艺线上投片试制,测试结果显示,使用CMOS开关的变换器单元电路的输出电流为9.8mA.  相似文献   

9.
针对电容型数字隔离器在“高速”下的传输可靠性及电流消耗问题,基于台积电(TSMC) 180 nm BCD(BipolarCMOSDMOS)工艺设计了一种基于全差分数字隔离器结构的编解码电路.在发送机模块中,输入信号经过施密特触发器进行滤波,三级电流匮乏型环形振荡器产生载波信号.输入信号通过D触发器与载波信号实现时序同步,之后再与载波信号进行混频,混频信号经过驱动电路差分输出.在接收机模块前端设置了前置放大器对衰减后的混频信号进行放大,由NPN和PNP三极管构成的偏置钳位电路给前置放大器提供共模电压,在前置放大器之后连接电平转换模块.解码电路通过RC时间常数将信号频率转化为电压,通过与参考电压的对比,输出解码信号.过程验证测试(PVT)下仿真结果表明,在供电电压为3.3~5 V范围内,可实现25 Mbps最高传输速率,典型传输时延为11 ns.在1 Mbps及25 Mbps传输速率下动态功耗分别为2.1 mA和2.8 mA.在传输速率10 Mbps下输入由线性反馈移位寄存器(Linear Feedback Shift Register,LFSR)产生的随机码序列,均可准确实现编解码功能....  相似文献   

10.
为了解决磁放大器性能测试过程中,需要对其供给不同数值恒定电流的问题,设计了一种基于DAC7512和单片机的数控恒流源系统.该系统采用AT89C51作为主控器件,将计算机发送的电流控制字命令转换为D/A转换器控制字,通过模拟SPI通信接口,写D/A控制字到DAC7512,从而控制其输出相应数字电压值,经差动缩放电路、电压/电路变换电路和功率驱动电路,最后输出恒定电流.实验结果表明,恒流源输出电流调节范围为-45~+45 mA、精度为±0.1 mA.分辨率达0.024 4 mA,具有应用灵活,外围电路简单,可靠性高的特点.该数控直流恒流源也可为相关产品的测试系统研发提供参考.  相似文献   

11.
阐述了微型计算机串行通信中20mA电流环方式较之电平驱动方式的优点,提出了一种基于通用串行接口实现电流环方式通信的设计方案。设计了合理的接线图和电路原理图,并就有关电路设置、工作原理进行了详细说明。  相似文献   

12.
感应式数字水位传感器智能变送器设计   总被引:1,自引:0,他引:1  
针对感应式数字水位传感器在实际应用中遇到的输出信号非标准信号问题,设计了一种应用于感应式数字水位传感器的智能变送器.该智能变送器以C8051F020单片机为主控芯片,高性能数模转换器AD421输出4~20 mA电流信号,MAX485芯片实现RS485通信.介绍了一种集RS485通信和4~20 mA输出的智能液位变送器,...  相似文献   

13.
This paper presents a 30 V line driver for short loop subscriber line interface circuit applications. The high voltage line drivers was implemented in a low-voltage 0.8 m BiCMOS process using 30 V extended-drain MOS transistors, fully compatible with the low voltage technology. Using a Quasi-Current Mirror architecture for the output stage, the line driver is capable of delivering more than 30 mA current into the lines with an idle current as low as 1 mA, satisfying the short loop requirements. With less than 0.24 mm2 area, the circuit can be easily integrated with low-voltage circuitry on a single chip.  相似文献   

14.
基于降压型结构,设计了一种高精度的恒流LED驱动电路.在滞环控制模式的基础上,采用一种新型的自适应关断时间控制环路替代谷值检测反馈环路,间接地实现了对电感电流谷值的精确控制,避免了对谷值直接采样所带来的误差,提升了系统的恒流精度.控制环路采用低边采样方式,降低了采样电阻上的损耗,提升了系统的转换效率.该LED驱动电路基...  相似文献   

15.
现阶段对电流型二线制光照强度变送器的研究还相对较少,设计的光照强度变送器普遍存在精度不高,线性度不好,性能不够稳定,不能输出标准4~20 mA电流信号的问题。介绍了一种电流型二线制光照强度变送器的设计,其结构由光照强度转电压电路、电压范围转换电路、电压转电流电路以及稳压电源产生电路组成。实验结果表明该变送器具有精度高、线性度好、功耗低,能够稳定可靠地输出标准4~20 mA电流的特点。  相似文献   

16.
A fully differential CMOS line driver for use in high bit-rate digital subscriber line (HDSL) services Is presented. The circuit is fabricated in a single-poly quad metal 0.35-μm process and achieves <-70-dB total harmonic distortion while driving up to ±2.4-V, 200-kHz signals into 30 Ω with a 3-V supply. The circuit features a closed loop gain of 6.0 with minimal input capacitance (<200 fF). The circuit requires less than 20 mA of quiescent current and is capable of delivering dynamic currents as large as 180 mA. The circuit is a multistage amplifier utilizing nested-Miller compensation and an enhanced class AB output stage  相似文献   

17.
基于上华0.5μm工艺,设计了输入电压为1.5V,输出电压为1.2V,最大输出电流为80mA,用于DC/DC里的CMOS低压差线性稳压器(Low-dropout regulator),作为带隙基准输出端的后续模块,以达到滤波和提高参考电压精度的目的。提出了一种补偿网络,可以保证负载电流发生变化时,相位裕量不发生变化;在补偿网络的基础上添加一个感应电容能够快速跟踪极点的变化,从而保证在负载电流跳变瞬间稳定性保持不变,防止了输出电压发生振荡的情形。此外,设计了一种瞬态响应提高电路结构来改善负载瞬态响应。仿真结果表明,在tt corner下该LDO线性稳压器在负载电流为1mA和80mA时的相位裕度均为83°,环路增益为80dB,流片测试结果显示过冲电压和欠冲电压均不超过100mV。  相似文献   

18.
A high-performance current amplifier is proposed which is based on a folded-cascode transresistance amplifier and a low-distortion class AB current output stage. The loop gain of the transresistance amplifier exhibits a gain bandwidth product of 10 MHz and a DC gain as high as 100 dB which allows accurate closed-loop operations to be achieved. Despite the intrinsic low-linearity performance of current amplifiers with respect to their voltage amplifier counterpart, the proposed circuit provides an output current of 7 mA with a total harmonic distortion (THD) better than -55 dB while requiring only 200 μA of quiescent current for the output transistors. The circuit was fabricated in a 1.2 μm CMOS process, uses a 5 V power supply, and dissipates 4 mW  相似文献   

19.
刘书凯 《电子科技》2011,24(1):106-108
介绍了单电源I/F转换电路的设计方法和功能。利用OPA2335AID、TS5A23166外加滞回电压比较器、CMOS开关等器件构成的单电源I/F转换电路,能将4~20 mA电流信号或1~5 V电压信号转换为10~50 kHz的方波信号。采用3~5 V单电源供电,输出线性度可达+0.1% FS。电路结构简单,稳定性较高,线性度好。  相似文献   

20.
设计了一种具有高稳定性、能够驱动较大负载电流的低压差线性稳压器(LDO)电路,输入电压为3.0~6.0 V,输出电压为2.8 V。采用超前相位补偿技术,产生一组零极点对,零点补偿前面环路中的极点,使得LDO电路具有稳定的环路结构,得到稳定的输出电压。基于CSMC 0.25μm EN BCDMOS工艺完成电路和版图的设计。电路仿真结果表明电路的负载调整率为0.03%/A,线性调整率为0.13%/V,最大驱动的负载电流为10 mA。在不同负载条件下,LDO环路的最差相位裕度能够达到64.1°。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号