首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
以FPGA为硬件平台,利用FPGA的DSP开发工具DSP Builder对数字滤波器进行建模设计及系统模型仿真,生成VHDL工程文件,编制相应顶层文件,使其符合滤波器硬件系统。利用QuartusⅡ对项目进行综合、编译和调试,生成原理图模块和RTL电路图。通过对5 kHz方波信号进行仿真滤波,并将VHDL下载到硬件系统中进行硬件实现,有效地提取到5 kHz的正弦信号。实验结果表明,该设计很好地达到了FIR滤波器的性能,为数字滤波器的设计与实现提供了新的途径和方法。  相似文献   

2.
为实现系数可变FIR滤波器,以31阶FIR滤波器为例,在分布式算术结构的可变FIR滤波器基础上,利用FPGA可重构单元CFGLUT5的动态配置功能实现可重用结构共享,减少资源消耗,提高可变滤波器的硬件效率,在Xilinx Spartan6的器件上实现并验证了该可变FIR滤波器结构。结果表明,在满足工作模式切换性能的同时可以减少约25倍的占用资源(LUT),并明显提高了系统的速度。  相似文献   

3.
本文介绍一种基于FPGA的音频采集处理系统。系统以FPGA器件为控制核心,通过AD/DA控制模块实现数据采集功能;通过SDRAM控制模块实现对SDRAM的数据读写功能;通过FIR滤波器模块,实现信号低通滤波处理功能。本设计具有速度快、成本低、体积小等优势。  相似文献   

4.
基于FPGA的主从式高速数据采集与传输系统   总被引:1,自引:0,他引:1  
针对数据采集系统有信号形式多样、实时传输和灵活配置的要求,介绍了一种基于FPGA的数据采集和传输系统,以及系统数字电路的程序设计.该系统以现场可编程逻辑阵列(FPGA)作为数据采集、预处理、组帧和传输的控制核心,通过低速串口接收控制命令,以高速USB接口向控制台发送采集数据帧,设计了数字FIR滤波器滤除采集电路的信号干...  相似文献   

5.
基于灵活自适应的空口波形技术F-OFDM(Filtered OFDM)是现代通信技术的研究热点,设计并实现可调FIR滤波器是实现该技术的核心工作之一。本文设计的基于FPGA的可调节FIR滤波器系数的自适应调整是通过控制算法对信道中的信号进行快速检测,然后将结果和滤波器的输出结果进行差值计算进行反馈调节。利用Quartus II和DSP Builder设计基于FPGA的16阶系数可调FIR滤波器,给出核心模块的设计电路图和仿真结果。仿真结果表明:基于灵活自适应空口波形技术可以在FPGA上实现,而且由于FPGA具有天然的并行性,实际的通信系统中可以采用并发模式进行,达到提高信号传送速率的目的。  相似文献   

6.
为有效提取测控系统输入信号的幅度和相位信息,设计了基于FPGA与Matlab的信号数字正交解调器;在Matlab/Simulink 环境中产生一路调幅信号,并在此环境下利用5个直接I型的4阶FIR滤波器节搭建了20阶FIR滤波器;利用FPGA查表法实现数控振荡器(NCO),并控制1路调幅信号与正交的正、余弦信号分别进行数字混频处理;对经FPGA数字混频处理后的两路倍频分量和基频分量信号进行滤波处理,经处理后的信号在FPGA的控制下进行相加处理;最后在硬件平台上进行了仿真测试实验,验证了该方案的正确性和可行性.  相似文献   

7.
基于FPGA实现FIR滤波器的研究   总被引:7,自引:0,他引:7  
针对在FPGA中实现FIR滤波器的关键———乘法运算的高效实现进行了研究熏给出了将乘法化为查表的DA算法熏并采用这一算法设计了FIR滤波器。通过FPGA仿真验证熏证明了这一方法是可行和高效的熏其实现的滤波器的性能优于用DSP和传统方法实现的FIR滤波器。最后介绍了整数的CSD表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示。  相似文献   

8.
可变带宽的多级滤波器数字下变频设计   总被引:2,自引:2,他引:0  
介绍了一种基于多级滤波器结构、带宽可变的数字下变频设计。通过对数字下变频结构原理的说明和Matlab仿真验证,得到不同带宽下的FIR滤波器系数组;进一步通过Xilinx的FPGA芯片实现了整个数字下变频结构设计。  相似文献   

9.
着重介绍了在单轴测试转台系统中采用角加速度计作为反馈信号测量装置的控制系统结构,给出了利用FIR滤波器对角加速度信号进行处理的算法流程以及FIR滤波器的FPGA实现方法。  相似文献   

10.
信号分析系统中的极窄带滤波器的设计与实现   总被引:4,自引:1,他引:3  
本文描述了一种滤波器设计方法,称为内插级联FIR滤波器,可以实现过渡带极窄的陡峭低通滤波器,在宽带中频采样的信号分析系统中,可以解决分离一个极窄带信号时的低通滤波器设计问题。在采用FPGA硬件实现时,与直接实现的方法相比,该方法可以节约75%-80%的乘法器资源,且结构简单。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号