共查询到20条相似文献,搜索用时 109 毫秒
1.
2.
为了满足部分工业控制系统的高速、单向数据传输需求,基于Aurora协议和PCIE接口设计了高速数据传输平台,在AX7325开发板上完成逻辑电路设计和实验仿真。采用RS编码技术,改善了单向传输中高误码率和数据包丢失的情况,并实现了多个RS编译码单元并行处理的管理控制。经过仿真和板级实验,所设计的改进高速数据传输平台可满足传输速率要求,性能稳定,误码率低。 相似文献
3.
4.
介绍Xilinx公司的Virtex-4 FX系列FPGA中用于解决高速串行互连问题的Rocket IO模块的基本工作原理,并通过开发板验证了该模块在高速数据传输中的可靠性。实验结果表明:该模块的数据传输速率达到3Gb/s,数据传输的误码率在10^-10数量级,传输距离达100cm,可以满足大量数据的实时传输的需要,具有很好的工程应用前景。 相似文献
5.
针对地矿数据采集工作繁琐、效率低、野外数据传输共享不方便、数据汇总不合理等问题,研发一种基于NFC与GeoML的地矿数据采集系统,包含用户管理模块、北斗GIS定位模块、数据录入模块、数据传输模块、地质云管理模块。实现利用移动互联网与NFC技术进行地质地矿数据采集、传输、管理,基于北斗系统和GIS地图实现友好的交互浏览界面,基于GeoML同步协议实现多端地质数据的同步共享。该系统提高了地矿数据的位置精确性和安全性,提升了地矿数据采集的效率,保证了数据传输的高效性和便捷性,具有较好的实际应用价值,有助于推进地矿工作的信息化和数字化。 相似文献
6.
基于FPGA的AXI4总线时序设计与实现 总被引:3,自引:1,他引:2
针对AXI4总线设备之间的高速数据传输需求,根据AXI4总线协议,设计实现了一种基于FPGA的AXI4总线读写时序控制方法.以FPGA为核心,采用VHDL语言,完成了满足AXI4总线协议的读猝发方式数据传输和写猝发方式数据传输时序控制模块的设计.利用FPGA内部嵌入式系统提供的高性能数据传输接口完成AXI4时序控制模块的功能验证.实际应用表明,依据提出的设计方法实现的读写时序控制模块能够满足AXI4总线协议规定的时序关系,实现数据的高速正确传输,总线数据传输速率能够达到1.09 GB/s. 相似文献
7.
8.
针对高速数据传输稳定性较低、多源数据传输过程非线性干扰较大的问题,设计了基于红外通信技术与适配器的高速数据采集系统。使用系统高速数据采集层的多个高速适配器,完成各待采对象的高速信号数据采集,将其通过通信层的通信接口上传到红外通信模块,利用该模块将所得信号数据复原成真实数据后并传送到服务层,该层的多源数据融合模块运用主成分分析方法,融合接收到的全部数据,同时采用展示层的液晶显示模块,呈现完整的高速数据采集结果。实验结果表明:该系统在不同信号数据长度下,均能以较高采样速率完成不同类型数据的精确采集;该系统能保证各通信信道在不同通信距离下的高速数据传输稳定性,且所得高速数据融合结果能清晰、完整地呈现全部高速数据采集结果。 相似文献
9.
10.
基于FPGA的通用高速串行互连协议设计 总被引:2,自引:1,他引:1
为提高高速通信系统的数据传输带宽,设计了一种基于FPGA、采用8b/10b编/解码、可应用于芯片与芯片或背板与背板之间通信的通用高速申行互连传输协议。介绍了点对点传输、全双工通信的协议体系结构,论述了协议物理层中数据传输时的串/并数据转换方法和帧同步机制,给出了协议链路层中循环冗余校验码算法、扰码/解扰模块、数据封装格式以及链路层控制器的设计。实验结果表明,系统设计的16bit位宽数据经8b/10b编码后,串行速率达到了1.25Gbps。 相似文献
11.
12.
《Computer Standards & Interfaces》2000,22(2):121-139
This paper presents very high-speed Analog-to-Digital Converter (ADC) systems for measuring instrument applications, and also related theoretical results. First we describe the design, testing and performance of ≈1 GS/s 6-bit and 7-bit ADCs using SiGe heterojunction bipolar transistor (SiGe HBT), and a 3 GS/s 6-bit ADC and Track/Hold (T/H) circuit using GaAs heterojunction bipolar transistor (GaAs HBT). We show that SiGe HBTs and GaAs HBTs have technological potential, and that the folding/interpolation architecture is suitable for high-speed ADC systems. Next, we derive three theoretical results aimed at very high-speed, wideband ADC systems.⋅A folding/interpolation architecture is suitable for very high-speed ADCs implemented with HBTs, and digital error correction is required to improve their AC performance. We show an error correction algorithm, as well as its effectiveness and limitation for high-frequency inputs.⋅Aperture jitter is crucial in wideband ADC systems, and we have derived very general results about aperture jitter effects of such systems.⋅A time-interleave ADC system can realize very high-speed ADC system, but timing skews in the system degrade its overall accuracy. We have derived the error power corresponding to timing skews.Finally, we discuss several issues relating to standardizing the specifications of very high-speed ADCs targeted at measuring instrument applications. 相似文献
13.
膜片钳放大器是一个用于监测细胞膜电流的高精度模拟信号处理单元,放大器的调试和膜片钳实验过程中的参数设置与补偿均相当复杂,文章着重介绍全自动膜片钳放大器参数控制系统设计方法,该系统采用具有8051内核的USB2.0接口芯片配合可编程逻辑接口器件(CPLD),实现了对放大器参数的全数字控制,实验证明此方法能有效的设置实验参数与状态,并为全自动膜片钳虚拟仪器系统的建立奠定基础。 相似文献
14.
15.
高速1553B总线控制器自动测试系统的开发是基于通用测量仪器搭建的测试平台,应用高速1553B总线协议分析软件实现总线信号电气特性参数的自动测试和协议功能的检查。自动测试平台中数字存储示波器对总线信号进行采集、处理和测量,任意波形发生器模拟仿真高速1553B总线编码信号和总线错误注入信号,基于Matlab开发自动测试程序,完成对高速1553B总线协议的解码分析。使用国产4Mbps1553B总线控制器芯片对自动测试系统进行验证,对总线信号的幅值和畸变电压等参数进行测试,并对总线协议的正确性进行检查。验证结果表明,测试平台能够实现4M1553B总线控制器电气参数和协议正确性的可靠测试。该测试系统开发难度低,可以满足高速1553B总线控制器在设计和调试阶段的自动测试需求。 相似文献
16.
17.
根据超声波时差法测量流量的原理,设计了一种数字化超声波液体流量测量系统。基于增强型高精度时间数字转换芯片TDC-GP21的流量测试系统的设计方案,采用复杂可编程逻辑器件(CPLD),协助数字信号处理器(DSP)TMS320F2812实现逻辑控制、时序协调等功能,与TDC-GP21共同构成核心的测量系统。以MC1350和外围辅助电路构成的数字化自动增益控制系统使仪表能够适应不同管径流量的测量。由DSP完成测量系统的数据处理和曲线拟合,从而实现完整的数据存储、通信、复位等功能,保证了系统的信号采样精确和高速数据处理。 相似文献
18.
19.
详细阐明了高速数字印制电路板在设计时应该注意的问题,阐明了在列车车载系统中高速数字电路将会受到哪些方面的影响,以及产生这些影响的原因,针对具体问题提出设计高速电路时应该采取的几种方法。实践证明,采取这些方法设计的电路能够极大提高产品的抗干扰性能。 相似文献