首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 875 毫秒
1.
王俊  高鹏  李宏  牛力丕 《电路与系统学报》2004,9(2):135-137,129
本文利用DSP和FPGA完成了一种可编程实时信道模拟器。该模拟器具有USB接口,可以方便地和PC机进行通信。FPGA控制的模拟、数字接口,具有很大的灵活性。用户可以通过PC机的USB对FPGA和DSP的程序进行在线升级。本文完成的无线信道实时模拟器,不同于以往的信道模拟器,将发射机做到了模拟器内。这样做省掉了ADC,而且便于和PC机连接,有利于模拟器控制和数据分析。该模拟器在中低速数据通信系统的测试领域,具有一定的使用意义。  相似文献   

2.
一种通用雷达回波模拟器的设计与实现   总被引:2,自引:0,他引:2  
向道朴  黎向阳  孟宪海 《现代雷达》2007,29(10):84-86,90
介绍了一种基于直接数字波形合成技术的通用雷达回波模拟器。通过加载数据波形,该模拟器可以实现波形数据回放,也可产生各种标准信号波形。该模拟器以FPGA为控制核心,利用大容量FLASH作为数据存储介质,在接口通用性、控制逻辑重配置和器件兼容性3个方面作了专门设计。该模拟器具有良好的通用性和友好的用户交互接口,给出了本模拟器所模拟的面目标成像结果和产生的Chirp信号脉压结果。  相似文献   

3.
针对当前国内大多数雷达目标模拟器不能模拟大时带宽积合成孔径雷达(SAR)目标回波问题,提出了一种SAR目标模拟器硬件平台架构,采用FPGA控制DDRII存储器来存储和输出数字回波,通过数模转换后可以输出带宽150 MHz以上模拟回波信号.由于主机与目标模拟板通信采用CPCI总线,其数据吞吐率比采用USB接口的注入式SAR目标模拟器高.该平台可以3个通道同时输出不同信号,因此可模拟聚束、条带和扫描SAR等工作模式回波.测试结果表明该平台满足系统指标设计要求.  相似文献   

4.
为了飞行试验中机载测试设备或仪器外场排故的需要,利用FPGA和USB接口技术成功设计了可模拟当前各种飞机RS 232/422总线信号的高速便携式模拟器。该信号模拟器能产生24种标准或者非标准波特率的RS 232/422信号,拥有USB接口、键盘和LED显示屏等功能,具有设置简便,使用灵活,可靠性高以及耗电量低等特点。  相似文献   

5.
史高杨  胡兆峰 《电子科技》2015,28(1):32-35,40
提出一种基于高速数字信号处理器(BF533)和FPGA(XC5VLX30)的雷达信号模拟器方案。该方案采用ARM输入雷达参数,并通过高速USB接口将数据传输到DSP中。DSP对参数进行再处理,并传递给由FPGA实现的直接数字频率合成器中,进而合成各种模式的雷达回波信号。  相似文献   

6.
针对某电子侦察设备的测试评估,文中提出一种基于DSP和FPGA电子侦察信号模拟器方案。该方案采用主控计算机设置电子侦察信号参数和命令,通过USB接口将参数和命令下发到波形控制DSP单元中,通过波形控制DSP先对接收到的数据进行完全解析并进行相应的处理,再将处理后的数据下发到基于高性能FPGA的全数字化信号波形合成器中,进而合成各种类型的电子侦察信号波形,从而实现了对某电子侦察设备所需电磁环境的模拟。  相似文献   

7.
基于LabVIEW的有源干扰信号模拟器,能模拟产生战时各种有源干扰信号,用以检验测试雷达的抗干扰的能力。模拟器采用微型计算机+可编程逻辑器件(FPGA)+数字上变频(DUC)方案。通过计算机配合NI公司的数据收发中频卡,采用LabVIEW语言对中频卡内的FPGA进行编写,从而实现用FPGA进行数据收发,进而将数据送入数字上变频器,最终实现信号生成。选择射频噪声干扰信号进行模拟,实验结果表明,信号模拟效果好,适合于雷达抗干扰性能的检测。鉴于LabVIEW语言在编程方面的优越性,以及FPGA的灵活性,实现方法对于雷达信号模拟有较强的借鉴价值。  相似文献   

8.
详细介绍基于FPGA的微型数字存储系统的设计,该系统利用FPGA对Flash存储器进行读、写、擦除等操作.并将写入的数据通过计算机USB接口读入上位机,以此实现数据读出、显示等功能。该系统选用FPGA作为Flash的主控制器,数据传输时一次传送8位(一个字节)或更多,USB接口通信是基于CY7C68013实现的,其控制逻辑主要也是由FPGA实现。该系统设计利用FPGA硬件逻辑编程,可方便灵活地实现高速、大容量Flash程序编写.且USB接口高速传输,支持热插拔,成本低,应用广泛。  相似文献   

9.
详细介绍基于FPGA的微型数字存储系统的设计,该系统利用FPGA对Flash存储器进行读、写、擦除等操作,并将写入的数据通过计算机USB接口读入上位机,以此实现数据读出、显示等功能.该系统选用FPGA作为Flash的主控制器,数据传输时一次传送8位(一个字节)或更多,USB接口通信是基于CY7C68013实现的,其控制逻辑主要也是由FPGA实现.该系统设计利用FPGA硬件逻辑编程,可方便灵活地实现高速、大容量Flash程序编写,且USB接口高速传输,支持热插拔,成本低.应用广泛.  相似文献   

10.
本文设计了一款基于光纤接口的DBF(数字波束形成)雷达基带数据模拟器。该模拟器可以实时模拟DBF接收阵所有阵元的回波基带信号,用于验证DBF处理器所用算法的性能和可靠性。该模拟器使用Virtex-5 FPGA内嵌的Rocket IO硬核作为高速串行收发器,通过光纤发送串行数据,最高数据吞吐率可以达到35Gbps。该模拟器具有传输数据量大、实时性好、准确度高和传输距离远等优点,并且可以模拟不同环境下目标、干扰等的回波信号。模拟器所产生的基带数据经后续DBF处理器的验证,证明是正确、有效的。  相似文献   

11.
USB2.0控制器CY7C68013与FPGA接口的Verilog HDL实现   总被引:3,自引:0,他引:3  
USB(通用串行总线)控制器CY7C68013因其数据传输速率快和多样的接口方式为ATA、FPGA(现场可编程门阵列)和DSP(数字信号处理器)等提供了简单和无缝连接接口而得到广泛使用,介绍了此控制器与FPGA接口的控制和HDL(硬件描述语言)实现方法.利用CY7C68013控制器的Slave FIFO从机方式,用Verilog HDL在FPGA中产生相应的控制信号,实现对数据的快速读写.试验结果表明此方案传输速度快、数据准确,可扩展到其他需要通过USB进行快速数据传输的系统中.  相似文献   

12.
基于Link口和USB的数据传输设计   总被引:1,自引:0,他引:1  
为了满足多DSP软件调试系统中DSP和上位机之间的数据传输需求,以FPGA作为时序控制,采用Link口和USB2.0接口完成了数据传输设计。多个DSP之间以及DSP和FPGA之间采用Link连接,FPGA和上位机之间采用USB2.0连接。重点介绍了系统组成,完成了芯片选型、Link口和FX2芯片时序设计,并给出了固件程序、驱动程序和应用程序的设计方法。该系统工作稳定可靠,使用方便灵活,能很好地完成ADSP-TS101与上位机之间的数据通信。  相似文献   

13.
基于USB协议的DSP高速上位机接口设计   总被引:1,自引:0,他引:1  
白森  苏延川 《现代电子技术》2011,34(15):8-10,14
弹载信号处理机的DSP系统需要高速、简便的上位机接口实现大数据量的变量实时监控和在线程序加载功能。USB接口以其简单、高速与通用的优势成为优选。介绍一种基于USB接口芯片(CY7C68013A)和FPGA实现的ADSP-TS101扩展USB接口的设计方法,该方法利用DSP的Linkport接口,以DMA方式进行高速数据交换,目前该设计已成熟、可靠地应用于某弹载信号处理系统。  相似文献   

14.
基于虚拟仪器技术的雷达信号模拟器设计.   总被引:1,自引:1,他引:0  
为了解决采用DSP技术的雷达模拟器的硬件外围电路设计复杂、人机交互界面设计繁琐的问题,利用FPGA芯片控制能力强,设计灵活以及LabVIEw语言易于实现人机交互界面设计等优点,采用计算机结合NI公司的PCI-5640R数据收发中频卡,设计了雷达回波模拟器。利用Matlab仿真出线性调频、杂波、干扰等信号数据后,通过PCI总线把它们写入板卡的FPGA中,由FPGA控制时序,经D/A转换后将数据送出,从而实现雷达回波信号的模拟。实验结果表明,该模拟器具有良好的通用性和精确度,并且结构简单,使用灵活。该设计形式对于今后雷达信号模拟器模块化设计具有借鉴意义。  相似文献   

15.
设计一种以DSP为核心,FPGA协助数据采集、传输的图像处理平台。DSP运行复杂图像处理算法,通过EMIF接口和FPGA进行高速数据传输。FPGA对EMIF接口进行扩展,将图像传感器、SDRAM存储器、USB接口等统一到EMIF接口,提高系统的集成度和灵活性,实现DSP与FPGA、外设之间数据准确、高效、可靠的传输。实验表明,该系统满足实时性设计需求,易于扩展和升级,具备较强的通用性。  相似文献   

16.
利用FPGA作为主控制器设计数据采集系统,与传统的采集系统利用单片机或DSP相比有着较为明显的优势.利用FPGA丰富的I/O资源、并行处理能力和用户可定义的逻辑优势,利用片外存储器进行数据暂时缓存,通过USB接口芯片与PC机通信,完成对数据采集的全过程.  相似文献   

17.
为了实现FPGA与USB之间的数据传输,介绍了USB2.0通信接口的硬件设计,USB固件程序的编写以及利用MFC编写上位机程序。通过把FPGA存储的数据用USB接口传输给上位机并保存,采用了USB的同步Slave FIFO的接口模式和Bulk的传输模式来传输数据。实验结果表明基于FPGA开发的USB2.0接口工作正常,满足USB2.0接口规范和设计要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号