首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 250 毫秒
1.
高速A/D与微处理器间的数据缓存技术   总被引:1,自引:1,他引:1  
由于数字信号处理的种种优点,现在多数时候是将模拟信号转换成数字信号再进行处理。在雷达系统中往往产生高频信号,要对这类信号进行数字处理,根据恩奎斯特采样定律,要求A/D采样率高达Gsps量级。对此例高频信号进行采样的系统,就是所谓的高速数据采集系统。高速数据采集具有系统数据吞吐率高的特点,要求系统在短时间内能够传输并存储采集结果。模数转换后的数据快速存储能力在一定程度上制约着A/D转换的频率和最大采集时间。故高速数据采集系统中的数据存储是一个热点和难点。文中研究讨论了一种高达IGsps的A/D与微处理器间的数据缓存技术。  相似文献   

2.
对高速数据采集系统进行了研究,基于其采集速率的问题,提出了一种基于FPGA的高速数据采集系统。利用FPGA实现对12bit的A/D转换器ADC12D800的控制,使用其1.6Gsps双沿采样工作模式完成对400MHz以下高频信号的数据采集。通过设计数据存储方式来降低数据传输速率,使数据经USB传至PC机来实现高频信号地实时采集与存储。实验结果表明它可以实时、高效地完成数据采集,可以应用到雷达、通信、电子对抗等领域。  相似文献   

3.
交替采样技术是一种理想的提高采样率的方法,但所伴随的高速输出数据对存储也带来了一定的困难。本文介绍了一种基于交替采样技术的高速数据采集系统,该系统采用了两片采样率为500Msps的A/D转换器,实现了1Gsps的采样率,并利用FPGA对A/D转换器的输出数据进行转换和缓存。本文着重介绍了该数据采集系统的数据转换和数据存储,并给出了仿真波形。  相似文献   

4.
为了提高数据的采集速率,增加数据采集的工作效率,研究了一种基于FPGA的高速数据采集系统.该系统是利用FPGA的Virtex系列芯片作为核心芯片,控制12位的A/D芯片ADC12D800,400MHZ的信号经过信号处理转变为差分信号,经过FPGA内部的锁相环倍频变成800MHZ的差分信号,ADC12D800用DES模式(双边沿采样)对采集到的正弦信号进行实时采样.FPGA通过数据缓存的方式将高频信号的频率逐渐降低到PC机可以正常显示的频率.实验结果显示本系统可以高效的完成数据的存储与采集,并且可以在雷达、通信、电子对抗等领域广泛使用.  相似文献   

5.
为实现高速、高精度、多通道的前端实时数据采集,设计了一种基于ARMLPC1788的多路电量采集与处理系统。同时,设计了模拟信号调理电路,确保传感器信号无失真的采样。软件系统采用模块化设计,分为数据采集、数据存储和数据串口发送。实现了电压信号的数据采集、A/D转换、数据存储和数据串口发送。实验表明,该方案的数据采集系统具有性能稳定、实时性强、采样速率高、精度高、集成度高、扩展灵活等特点。  相似文献   

6.
突发信号的采集是数据处理中一个非常重要的课题,突发信号因其抗干扰能力和抗截获能力强在通信系统中得到了广泛的应用,必须设计专门的数据采集系统对突发信号进行数据采集和存储,这是对其进一步处理的基础;一种基于多核Xeon高速记录控制器S5000的高速海量信号采集系统设计方案被提出,该设计利用PCI-E载板加双通道210MHz A/D采集卡实现高速采样,并采用0级盘阵方式(RAID0)构成磁盘阵列实现海量存储;实际测试设定采样率100MHz,连续采样1小时,完整地捕捉到了间隔不确定、持续时间为1秒钟的突发信号;测试结果表明,该方案设计可以用于对突发信号的数据采集。  相似文献   

7.
雷达接收机将雷达回波信号变成中频信号,数字信号处理系统对中频信号采样和处理.本文介绍一种基于A/D和DSP的中频信号采集技术;给出数据采集系统的原理和框图,并对A/D与DSP的接口电路进行分析.用FIFO作为两者之间的接口效果很好;DSP通过CPLD对采样时序进行控制,可增强系统的灵活性.  相似文献   

8.
探讨了在超声导波温度测量中一种对超声回波信号进行高速采集的技术.系统采用了两块高速A/D转换芯片在不同的时钟相位条件下,对单个超声回波信号进行采集.在USB芯片读取FPGA片上FIFO中存储的数据时,对两个FIFO中的数据读出进行乒乓操作,从而实现了两倍于A/D转换芯片速率的高速数据采集.该系统由上位机设置采样频率等不同的参数,并传递给FPGA以控制数据采集时序,这样设计极大地提高了系统的灵活性和适应性.该方案尤其适合于高速、高精确度的超声导波测温技术中.  相似文献   

9.
基于CPLD的数据采集系统的设计   总被引:1,自引:0,他引:1  
通过对一般数据采集系统的特点了功能分析,提出了一种通过CPLD实现对多个通道的高速模拟数据采集的设计,本系统可实现每0.01 ms采集一路数据,具备先完成数据采集并存储,然后通过单片机进行数据的后续处理能力.设计使用一片CPLD完成A/D采样控制、数据存储、通道选择控制的集成.  相似文献   

10.
一种超声信号数据采集的模块,完成高频超声信号的高速采集;简单的介绍了该模块的硬件及软件设计;其硬件模块具体包括通过PROTEL软件设计的A/D采样硬件电路,USB系统的连接电路;软件模块包括利用Verilog语言完成FPGA状态机来控制A/D采样,针对具体功能的USB固件初始化程序,以及上位机对USB系统上传数据进行读取以及将所读取到的数据进行的图形显示;实验结果显示可以将采集到的数据高速传输至上位机后进行图形显示分析.  相似文献   

11.
介绍了2Gsps采样率高速数据采集系统的构成及设计要点,通过采用ADC+FPGA的设计方法简化了系统硬件构成,实现了系统实时采集存储。该系统已应用于辐射探测脉冲信号测试中,获得了良好实验结果。  相似文献   

12.
基于PCI9820的雷达回波信号实时采集系统   总被引:5,自引:1,他引:5  
精确的雷达回波信号采集存储是完成目标识别和雷达成像的必要前提,随着A/D采样率和计算机总线技术的高速发展,已经可以在中频直接对雷达回波信号进行实时采集。本文介绍了一种ADLINK公司的基于PCI总线的高速高分辨率数据采集卡PCI9820的硬件结构及相关逻辑模块功能,基于它的双缓冲模式思想并利用板卡的相关驱动函数编写了实时采集程序,并说明了存储文件格式及数据格式。实验结果表明,此实时采集程序能够很好的控制数据采集卡PCI9820完成对雷达回波信号的高速高分辨率实时采集和存储,为信号处理提供了良好的数据基础。  相似文献   

13.
本文介绍了一种基于交替采样技术的高速数据采集系统,该系统采用了两片采样率为1GSPS的A/D实现了2GSPS的采样率,并利用FPGA对A/D输出数据的进行转换和缓存。本文着重介绍了该数据采集系统设计和高速存储所涉及到的问题,并给出了仿真波形。  相似文献   

14.
现代电子信号测试带宽已超过吉赫兹,对采样率达几十吉赫兹的高速数据采集与存储提出更高的要求,而现有的模拟数字转换(ADC)芯片只有几个吉赫兹的采集速率,不能直接满足对于超高采样速率的需求;文中提出了基于多片ADC并行交叉采样的20GSa/s高速采集与存储的设计方案,重点介绍了20GSa/s高速交叉采样的实现方式及误差来源和误差校准、交叉采样需要高速时钟的相位校准设计及具体校准方式、不同时钟域下160Gbps高速采集数据存储等核心技术,利用现有的高速ADC,最终实现了高达20GSa/s的数据采集与实时存储。  相似文献   

15.
介绍以TransputerT425单片高速并行计算机为中心控制环境,与高速A/D(35MHz,8bit相结合构成的实时高速雷达回波采集系统。该系统的特点是:采集速度高,存贮量大;利用标准的Transputer链路实时完成处理器间的数据传输和通讯;系统采用并行Occam语言编程。这样既充分发挥处理器的并行功能,又使数据采集和数据处理同步进行,这在实时信号采集与处理系统中具有特别重要的意义。  相似文献   

16.
超高速数据采集系统设计与优化策略研究   总被引:1,自引:1,他引:0  
为满足雷达信号高速采集实时存储的需求,设计了一个12 bit、200 MS/s的高速采集存储系统。基于CPCI总线解决高速数据传输的需求,并利用雷达信号的特点,提出了采样时间窗的概念,有效降低了采集数据量和数据传输压力。设计了一种二级缓存机制以提高DMA传输效率,并通过数据格式的组合来匹配总线宽度,提高CPCI总线带宽利用率。采用千兆以太网磁盘阵列,解决了海量数据的高速存储问题。系统最终实现的采样速率是200 MS/s,量化精度12 bit,连续采集。  相似文献   

17.
张华  胡修林 《计算机应用》2010,30(11):3130-3133
设计了一种基于PCI-X总线的高速数据采集存储系统。该系统采用PCI9656作为桥接芯片,基于PCI/PCI-X总线实现数据高速传输,采用IA构架服务器以及SCSI硬盘组成的RAID0磁盘阵列保证高速实时存储,用可编程逻辑器件完成数据采集和传输的时序控制。该系统已成功应用于某雷达系统的回波信号实时采集存储,最终实现了在100MSPS采样速率、10bit量化精度指标下,对雷达回波信号的连续全时段采集和存储,且信号失真度小于0.2%,可以满足对信号的高速采集、实时存储的需求。  相似文献   

18.
高速实时信号采集系统是由高性能ADC、FPGA和QDRⅡSRAM等组成。其中高性能ADC实现模数转换,FPGA与QDRⅡSRAM实现ADC信号的接收、数据重组、存储和传输。重点讲述了FPGA如何接收采样率为2 GS/s的高速ADC数据并保持一定的时序裕量,并通过分析FPGA中资源占用情况可以看到FPGA在高速实时信号采集系统中具有很大的优势。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号