首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 125 毫秒
1.
为设计一个可应用于无线传感网的0.5 V 4.8 GHz CMOS LC压控振荡器,采用传统差分负阻结构的电感电容VCO核心电路,添加开关电容阵列增大VCO的调谐范围,利用升压电路和反相器的组合提高控制信号产生电路的性能,通过调节负阻管的宽长比等方法来优化VCO的相位噪声性能,保证VCO能在0.5 V的低供电电压下稳定工作,相位噪声达到-119.3 dBc/Hz@1 MHz,VCO的频率调谐范围为4.3~5.3 GHz,相位噪声小于-115 dBc/Hz@1 MHz,最低可达-121.2 dBc/Hz@1 MHz,核心电路电流约为2.6 mA,满足无线传感网的应用要求。  相似文献   

2.
设计了一个基于变压器(transformer)耦合的互补型全集成CMOS LC压控振荡器(VCO).与传统结构相比,利用变压器耦合形成正反馈环路,增大输出振幅,使得电路更加易于起振;同时,采用电流复用技术,有效降低功耗.VCO采用65nm CMOS工艺设计,利用开关电容阵列(SCA,switched capacitor array)进行频率调谐,调谐范围18%(3.0~3.6GHz),相位噪声-118dBc/Hz@1MHz频率偏移,品质因数FoM(figure-of-merit)188dBc/Hz,直流功耗0.96mW.  相似文献   

3.
采用GF 55 nm CMOS工艺,设计一种可应用于调频连续波(Frequency Modulated Continuous Wave,FMCW)雷达系统中的低相噪、低功耗连续调谐双核电感电容压控振荡器(Voltage-Controlled Oscillator,VCO).该VCO通过三线圈变压器将两个振荡核心和缓冲放大器相互耦合.通过双核耦合结构实现了低相位噪声,同时也保证了较宽的连续频率调谐范围.采用电流复用技术,将缓冲放大器通过中心抽头变压器与核心电路耦合,大幅降低了由双核结构引起的高功耗,同时为电路提供了较高的输出功率,解决了双核耦合VCO的质量因数(Figure of Merit,FoM)普遍较差的问题.后仿结果表明,该VCO实现了28 G~32 GHz的13%的连续频率调谐范围,相位噪声在1 MHz偏移下低至-105 dBc·Hz-1.在1. 2 V电源电压下,包括缓冲放大器在内的总直流功耗仅为13. 5 mW,输出功率可达4. 5 dBm.电路实现了183 dBc·Hz-1的FoM.  相似文献   

4.
设计了一种基于标准0.18 μm CMOS工艺的4级延迟单元的全差分环形压控振荡器.提出了一种新颖的环形振荡器电路结构,通过结合控制耦合强度与改变负载电阻值的方法,改善了单一技术在有限的电压范围内的调谐线性度,实现整个电压范围内的高调谐线性度;采用双通路技术提高了振荡频率,同时运用交叉耦合正反馈减少输出电平翻转时间,改善相位噪声特性,提高性能.后仿真结果表明,在电源电压为1.8V时,VCO的中心频率为2.8 GHz,核心电路的功耗为18.36 mW,调谐范围为2.05 GHz~3.35 GHz,当频率为2.8 GHz时,相位噪声为-89.6 dBc/Hz@1 MHz.  相似文献   

5.
本文对传统正交压控振荡器(QVCO)耦合方式进行了改进,提出了在耦合管的源端引入相移网络的方法,从而改善了QVCO电路的相位噪声性能以及减小输出相位失配,并依此设计了一个低相位噪声,输出相位关系稳定的宽带正交压控振荡器.QVCO电路采用TSMC 0.13 μm CMOS工艺进行设计,输出频率范围为3.4~5.48 GHz,即调谐范围达46.8%.测试表明,输出频率4.2 GHz时在频偏1 MHz处,相位噪声为-120 dBc/Hz.在整个输出频率范围内电路FOM值介于179.5~185.2 dB,电路功耗为7.68~18mW.  相似文献   

6.
采用TSMC 0.18 μm CMOS工艺,设计了一款宽调谐、低相位噪声、低功耗的电感电容压控振荡器(voltage controlled oscillar,VCO),用于接收北斗卫星导航系统的B1,B2频段信号和全球定位系统(global positioning system,GPS)的L1频段信号的射频接收机中.振荡器中采用了开关固定电容阵列和开关MOS管可变电容阵列,有效地解决了宽频率调谐范围和低相位噪声之间不可兼顾的问题,另外,采用了可变尾电流源的结构,使得振荡器在整个可调频率范围内输出电压的幅度变化不大.利用Cadence软件中Spectre对电路进行仿真.结果表明,振荡器频率调谐在2.958-3.418 GHz和2.318-2.552 GHz这2个频段内,在1.8V的供电电源电压下,功耗仅为3.06-3.78mW.当振荡器工作在3.2 GHz和2.4 GHz的中心频率时,其在1 MHz频偏处的单边相位噪声分别为-118 dBc/Hz和-121 dBc/Hz.  相似文献   

7.
本文提出一种压控振荡器(VCO)电路的新型注入锁定方式,该方式通过VCO的电压调谐端口进行注入来实现频率锁定。采用MVE2400芯片搭建中心频率为2.45 GHz的VCO电路,参考信号通过VCO的电压调谐端注入,注入功率为-37 dBm,输出功率为3 dBm,注入功率比最高可达40 dB,锁定带宽为70 kHz,相位噪声为-112 dBc/Hz@500 kHz,在相同注入功率比下,输出相位噪声比传统环行器注入方式低3 dB。与传统使用环行器的注入锁定方式相比,这种新型注入锁定的VCO电路结构降低了电路设计的复杂度,具有更加良好的输出相位噪声特性,成本低,更易于实现,可作为一种稳定的微波/射频振荡源,具有良好的应用前景。  相似文献   

8.
一个1.5V低相位噪声的高频率LC压控振荡器的设计   总被引:10,自引:0,他引:10  
介绍了一种适用于DCC-1800系统的压控振荡器的设计,中心频率为3.6GHz.分析并比较了三种降低相位噪声的方法并进行了仿真验证,然后阐述了3.6GHz压控振荡器器件尺寸的优化分析.采用电感电容滤波技术降低相位噪声,在偏离中心频率600kHz处,仿真得到相位噪声为-117dBc/Hz,调谐范围达到26.7%.VCO电路在1.5V电压下工作,静态电流为6mA.  相似文献   

9.
基于交叉耦合技术提出了一种新型低压低功耗伪差分环形压控振荡器(VCO).电路整体包括新型伪差分环形压控振荡器、输出整形缓冲(buffer)电路两个部分.在VCO电路中采用了尾电流源控制的反相器为基本延时单元,实现了一种新型低压低功耗伪差分环形振荡器设计,并采用线性化技术改善调节线性度.利用输出buffer对VCO输出波形进行整形,消除了这种结构下输出摆幅受到尾电流源影响而不能达到轨到轨摆幅的限制.基于0.13μm标准CMOS工艺,利用cadence spectre进行仿真验证,前仿真结果表明在电源电压为1.2V时,该VCO相位噪声为-100.58dBc/Hz@1 MHz,功耗为0.92mW,在0.45~1V的电压范围内,频率调谐范围宽达0.303~1.63GHz,具有非常好的调节线性度,在电源电压为1V时仍然能正常工作.  相似文献   

10.
本文提出了一种新型的超低相位噪声VCO结构,该结构能够在不增加额外电感、不增大芯片面积的前提下,实现输出电压摆幅的大幅度提高,使得摆幅可以高于供电电压且低于地电位,进而改进VCO的相位噪声。采用TSMC 0.13 μm CMOS工艺对该VCO进行设计。芯片测试结果表明:该VCO的振荡频率为5.5 GHz~6.2 GHz,在5.8 GHz振荡频率处,相位噪声达到-126.26 dBc/Hz@1 MHz,消耗的功耗为2.5 mW。归一化FOM指标达到-197.5 dBc/Hz。  相似文献   

11.
The paper describes a novel low-power CMOS voltage-controlled oscillator (VCO) with dual-band local oscillating (LO) signal outputs for 5/2. 5-GHz wireless local area network (WLAN) transceivers. The VCO is based on an on-chip symmetrical spiral inductor and a differential varactor. The 2. 5-GHz quadrature LO signals are generated using the injection-locked frequency divider (ILFD) technique. The ILFD structure is similar to the VCO structure with its wide tracking range. The design tool ASITIC was used to optimize all on-chip symmetrical inductors. The power consumption was kept low with differential LC tanks and the ILFD technique. The circuit was implemented in a 0.18-fim CMOS process. Hspice and SpectreRF simulations show the proposed circuit could generate low phase noise 5/2. 5-GHz dual band LO signals with a wide tuning range. The 2. 5-GHz LO signals are quadrature with almost no phase and amplitude errors. The circuit consumes less than 5. 3mW in the tuning range with a power supply voltage of 1  相似文献   

12.
采用小数分频锁相环路、正交单边带混频器和除2除法器设计了一款全集成CMOS频率综合器,以满足多种无线通信标准的要求.提出基于双模压控振荡器(DMVCO)的频率综合器架构,一方面能够通过除2除法器覆盖3GHz以下的无线通信频段,另一方面DMVCO自身又替代了额外的多相滤波器来抑制混频器引入的镜像杂散.频率自动校准电路能对压控振荡器的频率进行快速、准确的校准.频率综合器采用TSMC 0.13μmCMOS工艺进行设计.仿真结果表明,在输出频率为900MHz时频偏在0.6MHz处,频率综合器的相位噪声为-122dBc/Hz;在功耗不大于56mW的情况下,频率综合器实现了0.4~6GHz的频率覆盖范围.  相似文献   

13.
一种高速低相位噪声锁相环的设计   总被引:1,自引:0,他引:1  
设计了一种1.8V、SMIC0.18μm工艺的低噪声高速锁相环电路.通过采用环行压控振荡器,节省了芯片面积和成本.通过采用差分对输入形式的延时单元,很好地抑制了电源噪声.与传统的简单差分对反相器延时单元相比,该结构通过采用钳位管和正反馈管,实现了输出节点电位的快速转变,整个电路芯片测试结果表明:在输入参考频率为20MHz、电荷泵电流为40μA、带宽为100kHz时,该锁相环可稳定输出频率为7971MHz—1.272GHz的时钟信号,且在中心频率500kHz频编处相位噪声可减小至-94.3dBc/Hz。  相似文献   

14.
设计了一种只含有两级差分式结构的环形压控振荡器,具有功耗低,电压-频率转换线性度高,相位噪声低的特点.利用上海HUAHONG-NEC 0.35 um的模型,在电源电压为3.3 V,温度为27℃的条件下仿真,振荡频率从20 MHz变化到540 MHz,中心频率为260 MHz,而且电压频率转换曲线呈线性关系,功耗仅为5 mW@520 Mhz.  相似文献   

15.
本详细分析了OTA—C压控振荡器的原理,并设计了一个用于OTA—C滤波器自动调谐系统的OTA—C压控振荡器,该振荡器的频率调谐范围在2MHz到50MHz之间.其中线性部分为4MHz~20MHz,其压控增益为62.89MHz/V。  相似文献   

16.
设计了一种基于电流控制逻辑(CSL)架构的650MHz环型压控振荡器(VCO),对传统的共源共栅结构偏置电路作了进一步的改善,加了一个电压增益较大的放大器构成有源负反馈以提高抗电源噪声的能力.同时也提出了一种阻尼因子控制电路结构,使该VCO可用于快速稳定的锁相环(PLL).该VCO采用和舰0.18μm双阱CMOS工艺仿真,在频率为20MHz、峰—峰值为200mV的高频电源噪声下,其峰-峰抖动和RMS抖动分别为22.649ps和7.793ps。该VCO输出频率为650MHz,占空比约为52%,增益(Kvco)为925.88MHz/V,线性度良好,在1.8V的直流电源下功耗约为0.7mw。  相似文献   

17.
报道一种工作在K 波段的压控振荡器的设计和性能。该压控振荡器采用基于pHEMT 工艺的有源器件, 用紧凑的边缘通孔电磁带隙谐振结构替代传统的谐振电路, 实现压控振荡器的小型化。测试结果表明, 该电路工作频段为 22.9~25.6 GHz, 在 23.6 GHz的最大输出功率为 10.4 dBm, 且在24~25.6 GHz 频段的输出功率平坦度小于 1 dB。在偏离载频 1 MHz处测得的压控振荡器相位噪声约为?95 dBc/Hz。整体电路面积为 17 mm×7.5 mm。  相似文献   

18.
介绍了低噪声宽复盖压控振荡器 VCO的设计思路 ,给出了设计中参数的合理取值范围 ,对 VCO的设计方法进行了阐述 ,并对其相位噪声进行了分析 ,同时结合实际 ,设计了实用的VCO,并给出了 VCO的特性曲线图。  相似文献   

19.
A fully integrated wideband voltage-controlled-oscillator(VCO) based on current-reused topology is presented. The overall scheme contains two sub-VCOs, which are controlled by a switch to cover a wide output frequency range. Fabricated in TSMC 65 nm CMOS technology, the measured output frequency of the VCO ranges from 3.991 GHz to 9.713 GHz,achieving a tuning range of 83.5%. And the worst and best phase noise at 1 MHz offset are-93.09 dBc/Hz and-111.97 dBc/Hz, respectively. With a 1.2 V supply voltage, the VCO core consumes a current of 3.7-5.1 mA across the entire frequency range. The chip area is 0.51 mm~2, including the pads. Moreover, the proposed VCO provides a figure-of-merit-with-tuning-range(FOM_T) of-191 dBc/Hz to-197 dBc/Hz.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号