Vol. 49, No. 1 January, 2019

文章编号:1001-5078(2019)01-0077-05

· 红外材料与器件 ·

# InSb 红外探测器芯片粘接工艺研究

沈祥伟,朱旭波,张小雷,张力学,李春强,高创特 (中国空空导弹研究院,河南洛阳471009)

**摘 要:**基于 InSb 红外探测器的封装特点,采用正交试验法研究了芯片粘接过程中基板平整 度、粘接剂抽真空时间、配胶时间、固化条件等工艺参数对芯片性能及可靠性的影响。通过计 算极差和方差分析了各因素对芯片可靠性的影响大小。结果表明,固化条件对粘接后芯片的 性能影响最大,其次是配胶时间,而抽真空时间和基板平整度影响相对较小。针对极差分析得 出的较优参数组合和较差参数组合,利用 X 射线衍射(XRD)研究了不同参数组合对晶片粘接 的应力大小,所得结果与正交试验一致。

关键词:芯片粘接;正交试验;XRD;应力

中图分类号:TN214 文献标识码:A DOI:10.3969/j.issn.1001-5078.2019.01.013

# Research on die bonding of InSb IR detector

SHEN Xiang-wei, ZHU Xu-bo, ZHANG Xiao-lei, ZHANG Li-xue, LI Chun-qiang, GAO Chuang-te (China Airborne Missile Academy, Luoyang 471000, China)

Abstract:Based on the packaging features of InSb IR detector, orthogonal experiment is designed for studying the parameters such as substrate bending, vacuuming time of adhesive, preparing time of adhesive and solidify condition, which can influence the electrical properties and reliability of InSb chip during die bonding processing. Range and variance is calculated to evaluate the influence level of the parameters on InSb chip. The results show that the solidify condition has the greatest influence on the electrical performance of the InSb chip after bonding, followed by the preparing time of adhesive, while the vacuuming time of adhesive and the flatness of the substrate have relatively little influence. According to the optimal combination and poor combination of parameters, the stress in InSb chip caused by different combination is investigated with XRD, and the results were consistent with the orthogonal experiment. **Key words**; die bonding; orthogonal experiment; XRD; stress

1 引 言

InSb 红外探测器以其在 1~5.5 μm 红外波段 具有工艺成熟、成本低、高灵敏度及高可靠性等优 点,已广泛应用于武器制导、航空航天、工业、消防和 医用诊断等军用及民用领域<sup>[1-2]</sup>。InSb 芯片属于探 测器的核心部件,用于接收目标辐射并实现光电转 换。芯片粘接是 InSb 红外探测器封装过程中极为 重要的工艺环节。粘接剂选择、粘接工艺、粘接界面 特性等因素直接影响芯片的粘接质量,对探测器制 备的合格率和可靠性起重要作用。由于 InSb 红外 探测器芯片需要在液氮温度(即 77K)环境下才能 正常工作,为了保证其工作温度和使用寿命,芯片需 要封装在与外界绝热的真空杜瓦中。同时考虑到热 匹配性和制冷效率,对芯片粘接时胶层厚度、基板材

**作者简介:**沈祥伟(1982 - ),男,高级工程师,硕士,研究方向为红外探测器封装与测试技术。E-mail:shenxw2008@sina.cn

收稿日期:2018-05-24;修订日期:2018-09-05

料、封装结构尺寸等都有较严苛的要求。

基于 InSb 红外探测器的封装特点,为保证芯片 粘接质量和可靠性,应该优选合适的粘接剂,即选择 耐低温性能好、粘接强度高、与 InSb 和基板材料的 热膨胀系数匹配、饱和蒸汽压低及弹性模量低的粘 接剂<sup>[4-5]</sup>。除此之外,粘接界面空洞率、表面洁净 度、粗糙度及平整度等<sup>[6]</sup>也是芯片粘接考虑的重要 因素,影响粘接强度和可靠性。

在粘接剂和界面特性确定后,由于芯片粘接工 艺不同而引起的内应力对探测器封装合格率和可靠 性显得尤为重要。InSb 晶片作为探测器芯片的衬 底材料,具有压电效应,在某些晶向对应力十分敏 感,所以当内应力较大时,将严重影响 InSb 芯片的 电性能特性,尤其对光刻图形长宽比较大的芯片,影 响尤为严重。粘接内应力主要包括收缩应力和热应 力,分别由于固化时的体积收缩和热膨胀系数差异 而导致。为解决芯片应力难题,孟庆端等<sup>[7-8]</sup>借助 有限元软件分析了结构和材料参数对 InSb 面阵探 测器应力/应变分布的影响。熊雄等<sup>[9]</sup>针对 HgCdTe 红外探测器的特点,提出了芯片粘接胶的选用原则 以及粘接工艺优化方法。但上述研究主要是依据分 析软件建立的模型研究了结构和材料与芯片应力分 布的关系,没有通过工艺试验具体分析粘接工艺参 数对芯片应力的影响。本文利用正交试验法分组进 行工艺试验,研究了芯片粘接过程中基板平整度、粘 接剂抽真空时间、配胶时间、固化条件等因素对芯片 电性能及可靠性的影响,并利用 X 射线衍射分析了 不同参数组合的内应力大小。

#### 2 试验过程设计

试验选用一种双组份低温粘接剂,柯伐圆片 (铁镍钴合金)作为基板进行工艺研究。综合考虑 国内外相关芯片粘接工艺参数研究以及探测器封装 过程中遇到的实际问题,选择四个影响因素:①基板 平整度,用曲率半径 R(mm)表示;②粘接剂抽真空 时间,或者粘接剂排气量,指双组份低温粘接剂充分 搅拌后的真空排气时间,用  $T_1(min)$ 表示;③配胶时 间,指真空排气结束到开始芯片粘接之间的等待时 间,用  $T_2(min)$ 表示;④固化条件,包括固化温度和 时间,用  $T_3(C/min)$ 表示。所用探测器芯片采用现 有成熟工艺制备:在 n 型衬底上扩散 p 型层,通过光 刻、腐蚀、钝化等工艺形成 p - n 结二极管,最后热蒸 发法镀制金电极。利用 PM8 探测器芯片测试系统 进行芯片电性能测试,主要考核电性能指标为短路 电流 I<sub>se</sub>、漏电比 I<sub>1</sub>/I<sub>se</sub>和动态阻抗 R<sub>o</sub>。

试验中,将合格芯片按照不同工艺条件进行粘接, 完成固化后,进行温冲老化试验,最后进行电性能测 试。温冲老化试验过程为:以常温→液氮温度(5 min) →常温(20 min)为一个循环,进行十个循环后,再在 80℃烘箱中保持2h。为获得较为准确的数据,采用大 数据方法,统计芯片电性能合格率,本试验中每组试验 的芯片数量为24片。根据试验条件确定各因素的水 平数为3个,不考虑各因素之间的交互作用,需要设计 一个四因素三水平的正交试验,即按照正交表 L9(3<sup>4</sup>) 进行试验设计。因素水平表如表1所示。

#### 表1 因素水平表

Tab. 1 Factors and levels of orthogonal experiment

| 水平 | 因素           |              |            |                                     |
|----|--------------|--------------|------------|-------------------------------------|
|    | <i>R</i> ∕mm | $T_1 / \min$ | $T_2/\min$ | $T_3/(\mathcal{C} \cdot \min^{-1})$ |
| 1  | œ            | 0            | 0          | 22/480                              |
| 2  | 375          | 3            | 30         | 40/40                               |
| 3  | 130          | 6            | 60         | 80/20                               |

## 3 试验结果与分析

3.1 极差分析

根据四因素三水平正交表 L9(3<sup>4</sup>)的方案,设计 了9组试验。首先进行极差分析,确定出试验因素 的最优水平组合以及各因素对试验指标影响程度的 主次。正交试验方案、结果及极差分析见表 2。

从极差分析结果看,固化条件对粘接后芯片 的性能影响最大,其次是配胶时间,而基板平整度 和抽真空时间影响相对较小。根据 K 值结果,首 先可知随着固化温度的升高,芯片电性能合格率 逐渐降低。这主要是因为温度越高,固化过程中 粘接剂还没有达到体积平衡状态就已失去流动 性,失去流动后体积的收缩产生收缩应力。应力 过大会引起 InSb 芯片变形,使芯片产生电荷积累 或裂痕,进而影响芯片性能和可靠性。其次,芯片 电性能合格率随着配胶时间的增加而提高,这可 能主要由于配胶完成后等待一定时间再进行芯片 粘接,会使固化剂和环氧胶交联固化作用更加充 分。但配胶时间亦不能过长,否则会影响粘接剂的流动性,在粘接界面形成空洞等。根据表 2 结果可得出本次正交试验的最优组合为 $T_3 1 T_2 3$  $R1 T_1 3$ ,即常温固化,配好胶后常温放置 60 min 后粘接,基板平整,排气 6 min;较差组合为 $T_3 3 T_2 1$  $R2 T_1 2$ ,即 80°固化 20 min,配好胶后立刻粘接,基 板曲率半径 R = 375 mm,抽真空 3 min。

表2 正交试验方案、结果与极差分析

Tab. 2 Scheme and results of orthogonal experiment

| 1   |       | 1   | •    |
|-----|-------|-----|------|
| and | range | ana | VS1S |
|     | 0     |     | ~    |

| 试验号                   | R      | $T_1$  | $T_2$  | <i>T</i> <sub>3</sub> | 合格率/% |
|-----------------------|--------|--------|--------|-----------------------|-------|
| 1                     | 1      | 1      | 1      | 1                     | 95.83 |
| 2                     | 1      | 2      | 2      | 2                     | 100   |
| 3                     | 1      | 3      | 3      | 3                     | 95.83 |
| 4                     | 2      | 1      | 2      | 3                     | 91.67 |
| 5                     | 2      | 2      | 3      | 1                     | 100   |
| 6                     | 2      | 3      | 1      | 2                     | 93.75 |
| 7                     | 3      | 1      | 3      | 2                     | 100   |
| 8                     | 3      | 2      | 1      | 3                     | 83.33 |
| 9                     | 3      | 3      | 2      | 1                     | 100   |
| $K_1$                 | 0.972  | 0. 958 | 0.910  | 0. 986                |       |
| <i>K</i> <sub>2</sub> | 0. 951 | 0. 944 | 0.972  | 0. 979                |       |
| <i>K</i> <sub>3</sub> | 0. 944 | 0. 965 | 0. 986 | 0. 903                |       |
| R                     | 0. 028 | 0.021  | 0.076  | 0.083                 |       |

#### 3.2 方差分析

通过对芯片电性能合格率数据方差分析,可以 考察各因素对芯片性能及可靠性影响的显著性大 小。根据试验数据,分别计算出四个因素的偏差平 方和、自由度和 F 比,显著性水平 *a* = 0.05 时,查 F 临界值,可得方差分析结果,如表 3 所示。从表 3 中 F 比可知,四个因素对芯片性能影响的显著性大小 依次为 *T*<sub>3</sub> > *T*<sub>2</sub> > *T*<sub>1</sub> = *R*,即固化条件影响最显著,其 次是配胶时间,而基板平整度和排气量影响较小,所 得结果与前述极差分析结果一致。

表 3 正交试验方差分析结果

Variance analysis results of orthogonal experiment

| 因素    | 偏差平方和 | 自由度 | F 比   | F临界值  |
|-------|-------|-----|-------|-------|
| R     | 0.001 | 2   | 1.00  | 19.00 |
| $T_1$ | 0.001 | 2   | 1.00  | 19.00 |
| $T_2$ | 0.010 | 2   | 10.00 | 19.00 |
| $T_3$ | 0.013 | 2   | 13.00 | 19.00 |
| 误差    | 0.00  | 2   |       |       |

## 3.3 XRD 应力分析

为了量化研究不同工艺参数给芯片粘接带来的 内应力,本文利用晶格衍射法测量 InSb 晶片的应力 情况。具体方法为:将 10 mm × 10 mm 的 InSb 晶片 减薄 到 300  $\mu$ m 后,分别按照较优参数组合  $T_31T_23R1T_{13}$ 和较差参数组合 $T_33T_21R2T_{12}$ 进行粘接 试验,经温冲老化后,进行 XRD 测试。测试结果见 图 1 和 2。



图 1 较优参数组合粘接前后 XRD 图谱 (2θ=23.771°衍射峰为粘接前,2θ=23.769°衍射峰为粘接后) Fig. 1 XRD patterns of optimal combination before & after bonding (diffraction peak of 2θ=23.771°was for before bonding,

and  $2\theta = 23.769^{\circ}$  was for after bonging)



图 2 较差参数组合粘接前后 XRD 衍射图谱 (2 $\theta$ =23.771°衍射峰为粘接前,2 $\theta$ =23.792°衍射峰为粘接后) Fig. 2 XRD patterns of poor combination before & after bonding (diffraction peak of 2 $\theta$ =23.771° was for before bonding, and 2 $\theta$ =23.792° was for after bonging)

晶格衍射法是利用入射 X 射线与晶体主晶面 之间的掠射角 θ 符合布拉格(Bragg)定律时会发生 X 射线衍射的原理进行测试的。

布拉格(Bragg)公式为:

$$2d\mathrm{sin}\theta = n\lambda\tag{1}$$

式中, $\theta$ 为布拉格角度; $\lambda$ 为X射线波长,对于铜靶,  $\lambda = 1.54056$ Å;n为干涉级,正整数;d为衍射晶面 间距。

根据应力公式,通过测量晶格的畸变可以算出 应力的大小为<sup>[10]</sup>:

$$\sigma = \frac{E}{2\gamma}\varepsilon = \frac{E}{2\gamma}\frac{d - d_0}{d_0}$$
(2)

式中,E, $\gamma$ , $d_0$ ,分别为杨氏模量、泊松比和晶面间 距,对于立方晶系的 InSb 材料,E = 409000Mpa, $\gamma$  = 0.35;d 是由 XRD 测得的样品的晶面间距, $\sigma$  为应 力, $\varepsilon$  为应变。 $\sigma$  > 0,表示晶格受到拉伸,为张应力;  $\sigma$  < 0,表示晶格受到压缩,为压应力。

在图 1 和图 2 中, 2θ = 23.771°的衍射峰为粘 接前的 InSb 晶片(111)晶向衍射峰。与此衍射峰 相比,采用较优参数组合粘接的 InSb 晶片衍射峰 几乎无变化,可认为内应力很小;而较差参数组合 粘接的 InSb 晶片衍射峰半高宽明显变大,且峰位 向高衍射角度方向有一定偏移,说明 InSb 晶片晶 格结构的规则性和完整性遭到了破坏,且产生了 较大的内应力。这与正交试验结果一致。表 4 列 出了两种粘接组合的衍射峰位、晶面间距和应力 大小。

表4 不同组合样品的微结构参数及应力情况

Tab. 4 Microstructure parameters of different

combination samples and stress situations

| 样品         | (111)2 <i>θ</i> /(°) | d∕Å     | σ∕MPa    |
|------------|----------------------|---------|----------|
| 粘接前晶片      | 23. 771              | 3.7400  | 0        |
| 较优参数组合粘接晶片 | 23. 769              | 3.7403  | 48.4     |
| 较差参数组合粘接晶片 | 23. 792              | 3. 7368 | - 508. 2 |

从表4可以看出,与自由状态相比,较优参数组 合粘接的 InSb 晶片峰位偏移量和晶面间距变化很 小,仅产生很小的拉应力;而较差参数组合粘接的 InSb 晶片峰位向高衍射角度方向有一定偏移,晶面 间距变小,晶格受到了压缩,产生了较大的压应力。 这主要是因为粘接剂、InSb 芯片和基板的热膨胀系 数不一致,在温度变化(室温和 77K 之间)过程中, 在粘接界面产生了内应力。

# 4 结 论

芯片粘接是探测器封装过程中重要的工艺环节, 对探测器制备的合格率和可靠性起重要作用。本文 基于正交试验法研究了芯片粘接过程中基板平整度、 粘接剂排气时间、配胶时间、固化条件等因素对芯片 性能及可靠性的影响。通过计算极差分析了各因素 对芯片可靠性的影响大小,并得出较优参数组合 (*T*<sub>3</sub>1*T*<sub>2</sub>3*R*1*T*<sub>1</sub>3)和较差参数组合(*T*<sub>3</sub>3*T*<sub>2</sub>1*R*2*T*<sub>1</sub>2)。结 果表明,固化条件(*T*<sub>3</sub>)对粘接后芯片的性能影响比 较大,其次是配胶时间(*T*<sub>2</sub>),而排气时间(*T*<sub>1</sub>)和基 板平整度(*R*)影响相对较小。方差分析结果与极差 分析结果相吻合,验证了各因素影响排序的正确性。 利用 X 射线衍射研究了较优参数组合和较差参数 组合对应的内应力,所得结果与正交试验分析结果 一致,真实反映了探测器芯片粘接的应力情况。根 据本文分析结果,可以在芯片粘接过程中对固化条 件和配胶时间两个参数的水平进行适当选择,以提 高 InSb 红外探测器的性能和可靠性。

#### 参考文献:

| [1] | CHEN Boliang, SUN Weiguo, LIANG Zhiping, et al. De-              |
|-----|------------------------------------------------------------------|
|     | velopment and applications of staring InSb infrared focal        |
|     | plane array assembly<br>[ $J$ ]. Infrared and Laser Engineering, |
|     | 2002,31(5):419-423. (in Chinese)                                 |
|     | 陈伯良,孙维国,梁平治等. InSb 凝视红外焦平面组件                                     |
|     | 研制和应用[J]. 红外与激光工程, 2002, 31 (5):                                 |
|     | 419 – 423.                                                       |
|     |                                                                  |

- [2] L Shkedy, T Markovitz, Z Calahorra, et al. Megapixel digital InSb detector for midwave infrared imaging [J]. Optical Engineering, 2011, 50(6):1-8.
- [3] LW Stephen. New technologies for FPA dewars [J]. Proceeding of SPIE, 1992, 1683:102 112.
- [4] LI Jianlin. A reliable design of HgCdTe chips attachment [J]. Infrared Technolog, 2000, 22(1):29 - 32. (in Chinese)

李建林. HgCdTe 芯片粘接可靠性设计[J]. 红外技术, 2000,22(1):29-32.

- [5] LIU Dafu, WU Ligang, XU Guosun, et al. Reliability of long wavelength PC HgCdTe IR detectors [J]. Infrared and Laser Engineering, 2006, 35(3):289 - 293. (in Chinese)
  刘大福, 吴礼刚, 徐国森等. 长波光导 HgCdTe 红外探 测器的可靠性[J]. 红外与激光工程, 2006, 35(3): 289 - 293.
- [6] GE Qiuling, WANG Yang, DING Rongzheng. Failure mode of die bonding and improved path of bonding strength[J]. Electronics & Packaging, 2009, 9 (6):1 -

4. (in Chinese)

葛秋玲,王洋,丁荣峥.芯片粘接失效模式及粘接强度 提高途径[J].电子与封装,2009,9(6):1-4.

- [7] Meng Qingduan, Tian Wei, Lü Yanqiu, et al. Analysis of structural stress in 8 × 8 InSb array detector [J]. Open Electricaland Electronic Engineering, 2011, 5 (1): 24 – 28.
- [8] MENG Qingduan, LV Yanqiu, LU Zhengxiong, et al. Stress in InSb infrared focal plane array detector analyzed with ANSYS [J]. Journal of Infrared and Millimeter Waves, 2010, 29(6):431-434. (in Chinese) 孟庆端, 吕衍秋, 鲁正雄等. InSb 红外焦平面探测器结 构应力的 ANSYS 分析[J]. 红外与毫米波学报, 2010, 29(6):431-434.
- [9] XIONG Xiong, ZHU Yingfeng, WANG Wei, et al. Die attach technology in HgCdTe IRFPA detector package [J]. Infrared Technology, 2012, 34 (8):444 - 447. (in Chinese)

熊雄,朱颖峰,王微等. HgCdTe 焦平面红外探测器封 装中的芯片粘接技术 [J]. 红外技术, 2012, 34 (8): 444 - 447.

[10] XIE Jing, LI Bing, LI Yuanjie, et al. Study of ZnS thin films prepared by RF magnetron sputtering technique[J]. Acta Physica Sinica,2010,59(8):5749 - 5754. (in Chinese)

谢婧,黎兵,李愿杰等. 射频磁控溅射法制备 ZnS 多晶 薄膜及其性质[J]. 物理学报, 2010, 59(8): 5749-5754.